LPM ROM & RAM Design
- 최초 등록일
- 2013.05.27
- 최종 저작일
- 2013.04
- 18페이지/ 한컴오피스
- 가격 2,000원
목차
◆ lpm_rom 하위모듈을 이용한 ROM 설계
Step1. New Project 생성(ROM48)
Step2. ROM의 데이터 : romdata.mif 생성
Step3. Verilog File 생성 및 Coding
Step4. Compilation 및 Synthesis
Step5. Simulation
Step6. Verification
◆ RAM 설계
Step1. New Project 생성(memory_ram)
Step2. memory_ram, tb_memory_ram verilog file
Step3. ModelSim을 이용한 Simulation
본문내용
◆ lpm_rom 하위모듈을 이용한 ROM 설계
Step1. New Project 생성(ROM48) New Project Wizard : Introduction
=> 선택 다음과 같은 화면이 나오면 “Next” Click
New Project Wizard : Directory, Name New Project Wizard : Add Files
Directory Setting 추가할 파일이 없으므로 “Finish” Click
=> C:\Users\David\rom48
Project Name : rom48
Top-Level Entity Name : rom48
Step2. ROM의 데이터 : romdata.mif 생성
=> ClickOther Files Tab Click => Memory Initialization File 선택
Number of Words & Word Size를 사용자가 원하는 크기 로 설정하여 사용할수 있다.
사용자가 원하는 data값을 지정한다.
<중 략>
RAM은 지정된 Address의 Memory의 Data를 읽어내는 기능과 외부에서 입력 되는 Data를 지정된 Address의 Memory에 저장하는 기능을 갖는 Memory이다.
Data가 4bit, Address가 4bit이고, 제어신호 wr_n, rd_n 등이 부논리인 RAM을 설계
제어신호 wr_n이 0이고, rd_n이 1일 때 데이터가 RAM에 Write되고, rd_n이 0이고, wr_n이 1일 때 Address에 해당되는 내용을 Read한다. 그 이외의 경우는 Z statement(High impedance)를 출력한다.
Step1. New Project 생성(memory_ram)
: 프로젝트 생성 및 Verilog 파일의 생성 및 저장의 과정은 ROM48 설계와 동일하게 진행되므로
memory_ram 설계에서 이 단계의 과정은 생략하도록 하겠다.
참고 자료
없음