[디지털회로] Flip-Flop
- 최초 등록일
- 2003.08.29
- 최종 저작일
- 2003.08
- 7페이지/ 한컴오피스
- 가격 1,000원
목차
1. Flip-Flop
2. RS Flip-Flop
3. JK Flip-Flop
4. D Flip-Flop
5. T Flip-Flop
6. 비동기 카운터
7. 동기식 카운터
8. 3-비트 UP/DOWN 카운터
(1) 상태도 작성
(2) 상태표와 여기표 작성
(3) K-맵을 이용한 부울식 추출
(4) 카운터 회로 설계
본문내용
[ Flip-Flop ]
순차 스위칭 회로망은 현재의 입력뿐만 아니라 과거의 시퀀스 입력에 따라 출력의 변화 가 발생한다. 사실, 이들 회로망은 현재의 출력을 나타내기 위하여 과거의 입력 값들에 관 해 어떤 것들을 기억해야만 한다. Flip-Flop은 순차 회로망에서 대부분 메모리 장치로 사 용된다.
Flip-Flop은 상반되는 출력 쌍인 두 개의 안정된 출력 상태 중 하나를 갖는 메모리 장치 이며, 하나 또는 그 이상의 입력 값에 의해 출력의 상태가 변화된다. 그입력 회로 구성에 따라 대표적으로 S-R Flip-Flop, T Flip-Flop, J-K Flip-Flop, D Flip-Flop 있다.
참고 자료
없음