• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(9,528)
  • 리포트(8,451)
  • 자기소개서(599)
  • 시험자료(283)
  • 방송통신대(167)
  • 논문(18)
  • 서식(6)
  • ppt테마(2)
  • 이력서(1)
  • 표지/속지(1)

"논리회로" 검색결과 221-240 / 9,528건

  • 워드파일 논리회로설계실험 10주차 up down counter설계
    1) Objective of the Experiment(실험 목적) 이번 실습에서는 3-bit up-down counter를 Moore machine, Mealy machine으로 구현한다. 강의내용에서 다룬 두가지 machine의 기본적인 modeling방식과 작동원..
    리포트 | 7페이지 | 3,000원 | 등록일 2023.09.11
  • 한글파일 8장 순차논리회로 설계 및 구현(2) 결과
    8장, 순차논리회로 설계 및 구현(2) 결과보고서 ◈ 실험 결과 및 검토 가. 4비트 동기식 상향 카운터를 설계하고 출력을 확인하여 다음의 표를 완성하라. ☞ 회로의 모습이다. 7478 ... IC 2개와 7408 IC인 AND gate 2개를 이용하였다. ☞ 힘겹게 브레드보드에 회로를 구성하고 초기화시킨 상태의 모습. ... 회로를 보아하니 동작은 하강에지일 때 동작을 하도록 되어 있었고, 출력값의 변화는 LED를 통해 확인 할 수 있었다.
    리포트 | 6페이지 | 1,000원 | 등록일 2021.01.06
  • 한글파일 [논리회로실험] 실험 4. Multiplexer & Demultiplexer 결과보고서
    참고 네이버 지식백과 wikipedia 논리회로 강의노트 ... 학 부: 전자공학과 제출일: 과목명: 논리회로실험 교수명: 학 번: 성 명: 실험 4. Multiplexer & Demultiplexer 1. 실험과정 및 결과 1. ... 실험결과의 차이는 없었지만 Multiplexer의 단일 IC칩으로 구성된 회로와 여러 개의 IC칩을 사용하여 Multiplexer를 구현해낸 회로에는 성능적으로는 분명한 차이가 있을
    리포트 | 6페이지 | 1,000원 | 등록일 2023.05.27
  • 한글파일 8장 순차논리회로 설계 및 구현(2) 예비
    8장, 순차논리회로 설계 및 구현(2) 예비보고서 1. 목적 가. 4비트 동기 카운터를 설계하고 구현한다. 나. 4비트 레지스터를 설계하고 구현한다. ... [그림 8-10] 4비트 동기식 Down 카운터 다. 4비트 유니버설 시프트 레지스터를 사용하여 회로를 구현하라. 1) 회로를 구현하고 결과를 확인하라. 2) 1번과 4번의 출력을 ... 따라서 이 회로는 비트수가 커질수록 여러 개의 AND 게이트를 통과하므로 최대 동작 주파수가 낮아진다.
    리포트 | 7페이지 | 1,000원 | 등록일 2021.01.06
  • 한글파일 7장 순차논리회로 설계 및 구현(1) 예비
    7장, 순차논리회로 설계 및 구현(1) 예비보고서 1. 목적 가. 4상태를 가진 상태도를 회로로 구현하고 동작을 확인한다. 나. ... 논리 IC 제조자들은 통상 이들 전달 지연을 데이터 시트에 명시하여 놓는다. 전달지연시간에는 최대값, 대푯값, 그리고 최소값이 있다. ... 는 셋업 타임, t _{h}는 홀드타임, t _{comb}는 조합논리의 최대 지연 시간이다. 4) 타이밍 문제 그림 7-8(a)와 같이 첫 번째 플립플롭의 출력 Q _{1}이 두 번째
    리포트 | 10페이지 | 1,000원 | 등록일 2021.01.06
  • 한글파일 7장 순차논리회로 설계 및 구현(1) 결과
    디지털공학실험 7장, 순차논리회로 설계 및 구현(1) 결과 보고서 ◈ 실험 결과 및 검토 가. ... 이 사실을 눈으로 확인하기 위하여 LED를 사용하여 회로를 재구성하였고 회로가 올바르게 구성되었다는 것을 LED의 깜빡거림으로 확인 할 수 있었다. ... D _{A} `=`X(A+B),`D _{B} =A ^{'} X 의 결과를 얻을 수 있었다. ☞ 위의 식에 따라 D 플립플롭으로 회로를 구성한 그림이다. ☞ 위의 회로를 브레드보드에
    리포트 | 2페이지 | 1,000원 | 등록일 2021.01.06
  • 한글파일 [논리회로실험] 실험5. Decoder&Encoder 결과보고서
    참고 네이버 지식백과 wikipedia 논리회로 강의노트 ... 실험 과정 및 결과 1) 실험 1 : 2X4 Dencoder 문제회로 설계한 회로 - 주어진 회로를 구성한다. - 입력 값을 00, 01, 10, 11 으로 변경해가며 변화를 관찰한다 ... 10진 / Excess-3 코드 문제회로 설계한 회로 - 주어진 회로를 구성한다. - 입력 값을 변경해가며 변화를 관찰한다. - 실험결과 S0=1 S1=1 S2=1 S3=1 S4=1
    리포트 | 8페이지 | 1,000원 | 등록일 2023.03.28
  • 한글파일 디지털 논리회로 실험 2주차 기본 논리 게이트 (NAND, NOR, XOR Gate) 결과보고서
    디지털 논리회로 설계 및 실험 결과보고서 주제 : NAND, NOR, XOR GATE 및 응용 소속: 공과대학 전자전기공학부 수업: X X,X XXX 교수님 XXX 조교님 제출 일자 ... 지금까지 실험한 기본 논리 게이트들의 핀의 위치는 대부분 핀 1,2번이 입력값이고 핀 3번이 출력값이었는데, 4.1.2 실험 때 쓰이는 NOR 게이트는 다른 논리 게이트들과 달리 3번 ... 실수로 다른 게이트들처럼 NOR 게이트 1번 핀을 입력값으로 넣어 잘못된 결과가 나와 원인을 찾고 다시 바로잡았다. 4.1.4와 4.2.1 실험은 디지털 시스템에서 사용되는 모든 논리
    리포트 | 11페이지 | 2,000원 | 등록일 2022.04.21
  • 파일확장자 논리회로실험 A+예비보고서 9 RAM
    1. 실험 목적-반도체 memory의 기본적인 동작원리를 알 수 있다.-16-bit 기억소자의 동작을 실험을 통해 확인할 수 있다.2. 실험 이론1) RAM-데이터를 저장하거나 저장된 데이터를 읽어낼 수 있는 기억장치이다.-전원이 끊어지면 기록된 정보도 날아가기 때문에..
    리포트 | 7페이지 | 1,000원 | 등록일 2020.10.09
  • 한글파일 아주대학교 논리회로실험 예비보고서2
    전형적인 CMOS 논리회로의 경우 5V의 전원으로 동작하게 되는 데 5V의 30%지점(1.5V) 즉, 0~1.5V의 전압은 0의 논리로 동작하고 5V의 70%지점(3.5V) 즉, 3.5 ... 실험에 대한 이론 ·logic levels & DC noise margins 논리회로는 전기 신호를 처리하여 입력값을 얻는다. ... ~5V의 전압은 1의 논리로 동작하게 된다.
    리포트 | 10페이지 | 1,500원 | 등록일 2020.09.18
  • 워드파일 디지털 논리회로 실험 및 설계 4주차 예비보고서
    디지털 논리실험 및 설계 4주차 예비보고서 실험 준비 1.1 멀티플렉서와 부호기(encoder)의 차이를 설명하시오. ... I= 로 했을 때, 74139는 EN이 1이 입력되어야 회로가 정상작동하기에 , I가 0일 경우에 S에 따른 번호의 출력값에서 입력값 이 출력 될 것이다. , 일 경우엔 에, , 일 ... 이 1, I가 1일 경우엔 EN이 0이므로 회로가 작동하지않아 모든 결과값이 1이 나올 것이다. 2.3 응용실험 (1) , , 를 각 bit라고 생각했을 때, 가 0이면 3bit의
    리포트 | 5페이지 | 2,000원 | 등록일 2023.01.31
  • 워드파일 아날로그 및 디지털회로설계실습 10 조합논리 회로의 예 (7-segmentDecoder 회로 설계) 예비 리포트
    조합논리 회로의 예(7-segmemt/Decoder 회로 설계) 요약: 이번 보고서에서는 조합논리회로를 학습했다. 7-segment/Decoder 진리표를 완성했으며 진리표를 통해 ... 결론: 이번 보고서에서는 7-segment/Decoder를 통해 조합논리회로를 학습했다. ... 그 후에 Decoder와 7-segment를 이용한 7-segment 구동 회로를 설계했다.
    리포트 | 4페이지 | 1,000원 | 등록일 2021.09.02
  • 파일확장자 논리회로실험 A+결과보고서 9 RAM
    1. 실험 과정 및 결과실험 1) 2-bit RAM*실험은 사진 순서대로 진행되었다. (∴5번 6번 사진은 A, B에 1이 저장되어있음.)*입력(Write)할 때는 출력단자(OE0, OE1)를 접지시켰다. (데이터를 입력만 함.)*출력(read)할 때는 입력단자(IN..
    리포트 | 5페이지 | 1,000원 | 등록일 2020.10.09
  • 파일확장자 논리회로실험 A+예비보고서 8 Counter
    -플립플롭 회로로 구성한 2진 계수기나 그 변형인 n진 계수기, 링 계수기 등이 있으며, 10진수로 변환하여 표시한다.2) 비동기식 카운터-리플 계수기라고도 하며 한 외부 클록에 의해
    리포트 | 8페이지 | 1,000원 | 등록일 2020.10.09
  • 워드파일 서강대학교 디지털논리회로실험 레포트 5주차
    이론 3-1) 비교회로(comparators) 디지털 컴퓨터 시스템 및 장치의 설계과정에서 두 개의 이진수의 비교를 통해 프로그램 및 논리의 흐름을 결정하는 것은 매우 일반화된 동작이다 ... 5주차 결과레포트 비교 및 연산 회로 1. 실험 제목: 비교 및 연산 회로 2. ... 이 회로회로도를 사진 4에 구성하였다. 사진 SEQ 사진 \* ARABIC 4.
    리포트 | 25페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 파일확장자 논리회로실험 A+결과보고서 8 Counter
    실험 과정 및 결과실험 1) 2단 2진 Counter – 비동기식 Counter⇒실험1은 2개의 J-K F/F를 1개의 74HC76칩을 이용하여 회로를 구성하고 그 결과를 2-input
    리포트 | 8페이지 | 1,000원 | 등록일 2020.10.09
  • 워드파일 서강대학교 디지털논리회로실험 레포트 3주차
    검토사항 1)combinational 논리 회로의 최소화(minimization)가 실제 회로 구현에 어떤 영향을 주는지 검토한다. 특별히 경제적인 측면을 중심으로 알아본다. ... 되는 Boolean algebra의 내용은 그림 1과 같다. 1차적으로 서술된 수식을 직접 논리회로로 변경하는 것은 비 경제적일 수 있다. ... -표시장치(display devices)의 동작원리를 이해한다. 3.이론 1) Combinational circuit design Combinational 논리 회로 설계의 기본이
    리포트 | 12페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 워드파일 서강대학교 디지털논리회로실험 레포트 10주차
    디지털논리회로실험 10주차 결과레포트 DAC/ADC와 One shot 1. 실험 제목: DAC/ADC와 One shot 2. ... 실험 목적: 1) Digital-to-analog 변환(DAC) -digital 신호를 analog 신호로 변환하는 회로의 동작 원리를 이해한다. ... -DAC IC의 구동 방법을 배운다. 2) Analog-to-digital 변환(DAC) -analog 신호를 digital 신호로 변환하는 회로의 동작 원리를 이해한다.
    리포트 | 26페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 워드파일 서강대학교 디지털논리회로실험 레포트 8주차
    검토 사항 1) D-FF을 사용해서 그림 16의 회로처럼 동작하도록 ISE를 이용해서 회로를 구현해보고 simulatiogn ... 그림 11은 기본적인 회로를 보여주고 그림 12는 그 timing diagram을 보여준다. ... 나머지 세개의 D-FF 역시 같은 구조를 하고 있기 때문에 이는 사진 1의 회로와 같은 기능을 한다고 볼 수 있다. 실제 실험 결과 상으로도 같은 동작을 하는 것을 확인하였다.
    리포트 | 20페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 워드파일 서강대학교 디지털논리회로실험 레포트 6주차
    이론 1) sequential 회로 : 순차 논리 회로(sequential)는 그 출력이 현재 입력 뿐만 아니라 이전 상태들의 영향을 받는 논리회로를 말한다. ... time의 정의를 파악하고 이 parameter가 순차 논리회로 설계에 어떻게 영향을 미치는지 알아보자. ... 순차 논리회로에서 한 시점에서의 상태는 이전 과정들을 포함하며 이를 근거로 이후의 동작이 결정된다. 상태들의 변화는 clock이라 불리는 신호에 의해 지정되는 시점에서 결정된다.
    리포트 | 19페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업