• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(9,528)
  • 리포트(8,451)
  • 자기소개서(599)
  • 시험자료(283)
  • 방송통신대(167)
  • 논문(18)
  • 서식(6)
  • ppt테마(2)
  • 이력서(1)
  • 표지/속지(1)

"논리회로" 검색결과 281-300 / 9,528건

  • 파일확장자 논리회로실험 A+예비보고서 7 Shift register
    1. 실험 목적-실험에 사용하는 7476, 7496 IC의 특성을 파악할 수 있다.-Shift Resister의 동작 원리와 특성을 이해할 수 있다.2. 실험 이론1) Shift Resister-매 클럭 주기로 모든 비트를 한 자리 옮기게 하는 레지스터이다.-레지스터가..
    리포트 | 8페이지 | 1,000원 | 등록일 2020.10.09
  • 파일확장자 논리회로실험 A+예비보고서 1 Basic Gates
    이는 컴퓨터 시스템의 전기적인 논리회로의 상태와 서로 대응되는 성질을 가진다. ... -변수(논리변수)사이의 진리표(True table) 관계와 논리도의 입출력 관계를 대수 형식으로 표현하고, 회로를 간소화하기 위해 Boolean Algebra를 사용한다. ... 2) Boolean Algebra-논리적인 상관관계를 주로 다루며, 0(거짓)과 1(참)의 2가지 값만을 처리한다.
    리포트 | 9페이지 | 1,000원 | 등록일 2020.10.09
  • 워드파일 서강대학교 디지털논리회로실험_2 Digital logic gate
    디지털 논리회로에서 기본적인 함수는 AND, OR, NOT로 구성되며 이들을 이용해 임의의 조합형 디지털 논리회로를 구현할 수 있다. ... 때문에 다양한 형태로 논리회로의 간략화를 하는 것이 가능하다. ... 이론 logic signals and gates 디지털 논리회로에서 bit 표현에 사용되는 논리값 0(low)과 1(high)은 활용되는 체계에 따라 여러 형태의 물리적인 양으로 표현된다
    리포트 | 21페이지 | 1,000원 | 등록일 2020.08.12
  • 파일확장자 디지털 IC의 기본 특성을 설명하고, 기억소자를 갖는 조합논리회로와 기본 플립플롭 회로에 대해서 설명하세요.
    순차논리 회로는 조합논리 회로에 기억소자를 갖는 것이다. 다시말해 회로가 정보를 기억하게 만드는 것이 순차 논리회로이다. 회로 내부지 현재의 상태를 그대로 유지하는 논리회로이다. ... 순차논리 회로(기억소자를 갖는 조합논리회로) 조합논리 회로는 기억소자를 가지고 있지 않다. 하지만 기억소자를 갖게 된다면 달라진다. 그것을 순차논리 회로라고 한다. ... 목 차 Ⅰ.서론 Ⅱ.본론 1.집적회로의 정의 2.집적회로의 발전단계 3.집적회로의 특징 4.집적회로의 분류 5.순차논리회로 6.기본플립플롭 회로 Ⅲ.결론 Ⅳ.참고문헌 Ⅰ.서론 현대사회에서
    리포트 | 6페이지 | 3,000원 | 등록일 2023.05.25
  • 워드파일 디지털 논리회로의 응용 D/A, A/D Converter/반도체 기억장치
    디지털 논리회로의 응용 – D/A, A/D Converter/반도체 기억장치 메인 레포트 실험 목표 디지털-아날로그 변환기와 아날로그-디지털 변환기에 대해 이해할 수 있다. ... 디지털 논리 소자를 이용하여 간단한 반도체 기억장치를 구성하여 그 원리를 이해할 수 있다. ... RAM/ROM RAM 실험에서는 RS래치 회로를 이용하여 회로를 구성하였다.
    리포트 | 11페이지 | 1,000원 | 등록일 2022.03.03
  • 한글파일 논리회로실험(VHDL 및 FPGA실습) 이론 및 실험결과 레포트
    Purpose Xilinx프로그램과 VHDL code를 이용해 기초적인 조합논리회로와 4 bit full adder & subtracter를 설계해 본다. ... Sources & Results ① Test 1 - 기초 조합논리회로 1) VHDL source library IEEE; use IEEE.STD_LOGIC_1164.ALL; entity ... complement의 표현범위는 -8부터 +7까지이며 0은 +부호를, 1은 -부호를 나타낸다. 2) Full adder 전가산기(Full adder)는 기본적으로 1비트의 2진수 3개를 더하는 논리회로이며
    리포트 | 53페이지 | 8,000원 | 등록일 2022.01.25 | 수정일 2022.02.08
  • 한글파일 BJT 논리회로 기술을 조사 분석 하고 특성을 요약정리 하라
    TTL : Transistor-Transistor Logic의 약자로 양극형 논리소자의 대표적인 종류. 논리소자 입력측에서 신호가 들어오면 어떤 조건에 따라 출력측에서 신호가 다 ... 또한 포화논리를 사용한다. DTL : Diode Transistor Logic의 약자로 다이오드, 트랜지스터, 저항 등으로 구성한 디지털 IC 게이트이다. ... 현재 집적회로의 주축을 이루고 있는 것은 두께 1mm, 한 변이 5mm 정도의 칩 위에 전자회로를 형성시켜서 만드는 모놀리식 집적회로이다.
    리포트 | 8페이지 | 1,000원 | 등록일 2019.10.23 | 수정일 2020.03.18
  • 한글파일 [결과레포트] 기본 논리게이트(AND, OR, NOT 게이트) 회로실험
    입력 출력 A Y 0[V] 1 5[V] 0 7404 7406 (측정실패) 입력 출력 A Y 0[V] 1 5[V] 0 (5)그림과 같은 논리 회로를 구성하고, 2-입력상태에 따라 출력 ... 실험조건 디지털회로구성에 대한 주의사항 (1) 회로간의 배선길이를 가능한 짧게 함 (2) 색깔 배선을 효과적으로 이용함 ? ... Experimental Result Report 교과목 디지털회로설계 담당교수 소속 경상대학교 공과대학 제어계측공학과 학번 성명 조 조 조원 실험일시 2019년 월 일 제출일 2019년
    리포트 | 5페이지 | 1,500원 | 등록일 2019.12.10
  • 파일확장자 A+ 아날로그및디지털회로설계 실습 예보_논리함수와 게이트
    리포트 | 4페이지 | 1,000원 | 등록일 2022.03.27
  • 한글파일 논리회로설계실험_반가산기/전가산기 결과레포트
    또한, Schematic Design으로 반가산기과 전가산기의 논리회로를 그려보고 시뮬레이션을 통해 논리회로가 제대로 그려졌는지 확인해본다. ... 논리회로설계 실험 결과보고서 #2 실험 2. 조합회로 설계 1. 실험 목표 반가산기와 전가산기에 대해서 이해하고, 반가산기와 전가산기를 세 가지 모델링 방법으로 설계한다. ... 논리 회로를 그리고 테스트 벤치 코드만 작성하면 시뮬레이션을 얻을 수 있어서 편리한 점은 있지만, 모듈화를 계속해서 해나가는 과정에서, 실습 자료에 있던 것만으로는 8bit의 병렬가산기를
    리포트 | 12페이지 | 2,500원 | 등록일 2021.10.09
  • 파일확장자 서강대학교 디지털논리회로실험 6주차 결과보고서
    배경이론 및 실험방법Sequential logic circuit(순차논리회로)는 그 출력이 현재 입력 뿐만 아니라 이전 상태들의 영향을 받는 논리회로를 의미한다. ... Latch와 flip-flop은 순차논리회로 설계의 기본이 되는 function block들이다. ... 회로와 function table는 다음과 같다.S만 HIGH일 경우에는 Q만 HIGH가 되고, R만 HIGH경우에는 /Q만 HIGH가 된다.
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 파일확장자 서강대학교 디지털논리회로실험 5주차 결과보고서
    Subtractor(감산회로)는 어떤 수의 2’s complement를 더함으로 구현하거나 subtractor의 구현을 통해 수행할 수 있다.ALUs(연산회로)는 여러 연산 및 논리 ... 배경이론 및 실험방법비교회로(Comparator)는 두 binary 수의 비교를 통해 판단하는 회로이다.Adder(가산회로)는 두 개의 1-bit를 더해 2-bit의 합을 출력한다. ... Full-adder회로는 다음과 같다.
    리포트 | 13페이지 | 1,000원 | 등록일 2021.10.02
  • 파일확장자 서강대학교 디지털논리회로실험 2주차 결과보고서
    함수가 최소화 될 수 있음을 확인한다.4) Wired OR logic의 특성과 활용 방법을 익힌다.5) FPGA를 이용하여 간단한 논리 회로를 구현하고 동작을 확인한다.2. ... TTL logic gates의 동작 방법을 익힌다.2) Logic level과 noise margins, 그리고 fanout에 대해 이해한다.3) Gates를 이용하여 구현된 임의의 논리
    리포트 | 7페이지 | 1,000원 | 등록일 2021.10.02
  • 파일확장자 서강대학교 디지털논리회로실험 8주차 결과보고서
    .④ Parallel-in, parallel-out병렬로 입력되어 저장되는 모든 입력 데이터를 보여줄 수 있는 출력 신호를 갖는 회로이다. ... 지연시키는 역할을 한다.② Serial-in, parallel-out저장되는 모든 bits에 대해 개별적인 출력이 존재하며, 직렬데이터를 병렬데이터로 변경 시켜주는 역할을 하는 회로이다 ... 구조에서 flip flop의 입력부분에는 2-input MUX가 사용되어 load와 shift의 선택에 따라 데이터를 선택 하게 되며, 병렬데이터를 직렬데이터로 변환하는 기능을 하는 회로이다
    리포트 | 14페이지 | 1,000원 | 등록일 2021.10.02
  • 파일확장자 서강대학교 디지털논리회로실험 10주차 결과보고서
    다음은 4-bit ADC의 회로를 나타낸다. ... R-2R ladder circuit를 이용해 DAC를 나타낼 수 있는데, 회로는 다음과 같다.이 회로는 R과 2R의 크기를 갖는 저항들을 사다리형태로 배열하고 입력되는 4-bit 디지털 ... 실험목적1) Digital-to-analog 변환(DAC)- Digital 신호를 analog 신호로 반환하는 회로의 동작 원리를 이해한다.- DAC IC(DAC0808)의 구동 방법을
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 파일확장자 서강대학교 디지털논리회로실험 3주차 결과보고서
    Decoder는 하나의 code체계를 다른 code 체계로 변환하는 논리회로이다. ... 그 후 Combinational 회로 설계 단계에서 Karnaugh map을 통해 출력 F를 구한다. ... 배경이론 및 실험방법회로를 수식으로 나타낼 때 직접적으로 최소화하는 것은 비효율적이다. 더 효율적인 방법의 예는 Karnaugh map이 있다.
    리포트 | 8페이지 | 1,000원 | 등록일 2021.10.02
  • 파일확장자 서강대학교 디지털논리회로실험 7주차 결과보고서
    배경이론 및 실험방법Counter는 clock에 의해 단일 cycle을 반복적으로 수행하는 순차 논리회로이다.
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 파일확장자 서강대학교 디지털논리회로실험 9주차 결과보고서
    1. 실험목적1) 메모리 소자들의 동작 원리와 활용 방법을 이해한다.Read Only Memory(ROM)Random Access Memory(RAM)2) Address decoding의 개념과 구현 방법을 이해한다.3) ROM을 이용해서 임의의 기능을 수행하는 com..
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 파일확장자 서강대학교 디지털논리회로실험 4주차 결과보고서
    device을 통해 High-impedance상태를 오실로스코프로 관찰하고 그 기능에 대해 알아본다.Multiplexer, Exclusive-OR, Parity circuit는 FPGA로 회로
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업