공통이미터증폭기설계
- 최초 등록일
- 2008.12.06
- 최종 저작일
- 2008.09
- 5페이지/ 한컴오피스
- 가격 1,000원
소개글
실험 17에서 배운 공통이미터 증폭기의 특성을
토대로 직접 회로를 설계해보는 실험
목차
1.실험목적
2.장비
3.관련이론
4.출처
본문내용
1. 목 적 : Common Emitter Amplifier를 설계하고 만들고, 테스트한다. 그리고 DC와 AC 증폭값을 비교한다..
2. 실험장비
(1)계측장비 : 오실로스코프, DMM, 함수 발생기, 직류전원 공급기
(2)부 품 : 저항, 커패시터, TR(NPN2N3904, 2N2219, 혹은 등가) (2개))
3. 관련 이론
공통 이미터 증폭기는 다른 증폭기 구조에 비해 중간 정도의 입력 저항, 큰 전압 이득, 큰 전류 이득, 그리고 큰 출력 저항을 가지며, 다단 증폭기에서 주로 중간 증폭단으로 사용된다. 그러나 고주파 특성은 밀러 효과로 인해 양호하지 않다. 다음 공통 이미터 증폭기에 대해 부하 저항의 변화에 대한 증폭도 변화와 바이어스 변화에 대한 출력 파형의 변화를 해석 애플릿을 통해 관측할 수 있다. 부하 저항 RL이 증가하면 증폭도가 증가하여 출력 파형의 진폭도 증가한다. 바이어스 저항 R2가 증가하면 트랜지스터의 동작점은 포화 영역쪽으로 이동하고 감소하면 차단 영역쪽으로 이동한다. 이러한 동작점의 변화로 증폭도의 증감과 출력 파형에 왜곡이 수반된다.
에미터 공통 증폭기는 가장 많이 쓰이는 구조이며, 여러 가지 방법으로 bias 가능하다.
하지만 bias 방법에 따라 효율적이기도 하고 그렇지 못한 경우도 있다.
Bias의 안정도(stability)는 동작점( Operating point )의 주위 환경의 변화에 대한 민감도(sensitivity)를 나타내는 것으로, 특히 주위 온도에 대한 안정성이 크게 문제가 된다.
참고 자료
없음