19장 공통 이미터 증폭기 설계 결렙
- 최초 등록일
- 2019.12.22
- 최종 저작일
- 2019.10
- 11페이지/ MS 워드
- 가격 2,000원
소개글
"19장 공통 이미터 증폭기 설계 결렙"에 대한 내용입니다.
목차
1.요약문
2.실험내용
3.실험결과
4.문제점 및 애로사항
5.설계프로젝트 진행사항
6.결론
본문내용
문제점 및 애로사항
이번 실험은 공통이미터증폭기를 설계하는 실험 이였는데 PSPICE로 예비 보고서를 작성하는 데에는 지금까지 배운 내용들로 하는 것이라 큰 어려움이 없었다. 실험을 진행하다 보니 많은 오류들이 발생했는데 첫번째는 예비보고서 값과 다른 큰 오차가 발생하였다. 이 부분은 여러 번 실험을 진행 해 보았지만 그 오차가 좁혀지지 않고 원인을 찾을 수 없었다. 두번째 부분은 회로의 파형을 출력하는데 파형이 노이즈가 포함되어서 나오는 것 이였다. 이 오류는 여러 회로들을 비교해 보니 mV와 V일 때 나는 차이 인 것을 알 수 있었다. V일때는 정상적으로 나오지만 mV일 때는 파형이 노이즈와 거의 비슷한 크기로 나타나서 파형에 노이즈가 그대로 보여서 위의 결과들과 같이 제대로 된 파형이 나오지 않았다. 이문제는 해결할 수가 없어서 오실로스코프를 조금 조정해서 최대한 보기 좋은 형태로 출력되게 하였다.
설계프로젝트 진행사항
현재 재료 구입을 진행중이며 회로를 수정하며 추가 구입할 재료들을 추가할 계획입니다.
결론
이번 실험을 통하여 공통 이미터 증폭기(CE)를 설계하고 구성한뒤 시험한다. R_E가 커패시터에 의해 바이패스 되면 R_E= 0을 대입시 다른식이 추가로 나오는 것을 확인 할 수 있다. 부하 동작과 무부하 동작 조건에서 전압 이득(A_V), 입력 임피던스(Z_i), 출력 임피던스(Z_O)의 값을 설계하고, 그에따라 부품을 선정하고 예상값과 실험값을 비교할 수 있다. 직류 바이어스와 교류 증폭값을 계산하고 측정할 수 있다.
참고 자료
없음