공통 이미터 증폭기 설계 예비보고서
- 최초 등록일
- 2016.12.15
- 최종 저작일
- 2016.10
- 7페이지/ MS 워드
- 가격 1,000원
목차
1. 실험에 관련된 이론
2. 실험회로 및 시뮬레이션 결과
3. 참고문헌
본문내용
실험에 관련된 이론
1) 공통 이미터 증폭기
<그 림>
Emitter가 신호 접지에 있으므로 증폭기의 입력 포트는 Base와 Emitter 사이, 출력 포트는 Collector와 Emitter 사이이다. 따라서 접지 전위에 있는 Emitter가 입력과 출력 사이의 공통 단자이며 이에 회로를 공통 이미터 증폭기라고 부른다. 공통 이미터 증폭기는 다른 증폭기에 비해 중간 정도의 입력 저항과 큰 출력 저항, 큰 전압과 전류를 가진다. 그리고 원하는 회로 전압과 전류를 얻기 위하여 전압 분배 바이어스를 사용한다.
공통 이미터 증폭기 회로의 Bias에는 다음 3가지가 있다.
- Fixed bias 회로
Fixed bias는 가장 간단한 구조의 bias로서, 설계가 용이하나 안정도가 떨어진다. 고정 바이어스 방식은 300B와 같이 바이어스 전압이 깊은 경우에 사용 하면 유리 하다. 고정 바이어스 방식은 통상 30w 이상의 고출력 앰프에 사용 되고 있으며, Cathode 저항과 바이패스 콘덴서가 필요 없기 때문에 음질 열화가 적다.
- Feedback bias 회로
Fixed bias의 불안정성을 보완하기 위하여 Collector와 Base 간에 궤환을 걸어 사용한다
- Voltage divider bias 회로
Beta independent bias회로라고 하며, 매우 안정된 bias를 제공 한다. 주위환경 가운데 온도가 BJT에 크게 영향을 주며 이에 따라 크게 변한다. 전압분배 bias회로가 β값에 무관한 직류 bias회로 중 가장 적합하다. 전압분배(=전류 궤환) bias의 경우 IE = VE / RE = (VB - 0.7) / RE ≒ IC가 된다. 이 계산식에서 IC를 결정하는 데는 β파라미터가 들어가지 않는다. 다시 말해 β값의 영향을 받지 않는다고 할 수 있다.
참고 자료
http://www.google.co.kr/url?sa=t&rct=j&q=&esrc=s&source=web&cd=1&ved=0ahUKEwiJpoTGjbzPAhVKNpQKHboQDuwQFggiMAA&url=http%3A%2F%2Fminhaep.tistory.com%2Fentry%2F%25EC%25A0%2584%25EC%259E%2590%25EC%258B%25A4%25ED%2597%259819-%25EA%25B3%25B5%25ED%2586%25B5-%25EC%2597%2590%25EB%25AF%25B8%25ED%2584%25B0-%25EC%25A6%259D%25ED%258F%25AD%25EA%25B8%25B0-%25EC%2584%25A4%25EA%25B3%2584%25ED%2595%2598%25EA%25B8%25B0&usg=AFQjCNHxlayo5SYcDlUtHHw1md1cIpsVOA&bvm=bv.134495766,d.dGo
http://blog.naver.com/PostView.nhn?blogId=710hsy&logNo=220297022693&categoryNo=39&parentCategoryNo=0&viewDate=¤tPage=1&postListTopCurrentPage=1&from=postView