[전기전자]카운터실험 예비&결과보고서
- 최초 등록일
- 2007.08.08
- 최종 저작일
- 2006.11
- 4페이지/ 압축파일
- 가격 1,000원
소개글
카운터실험 예비&결과보고서 입니다.
목차
--예비
Ⅰ. 실험목적
Ⅱ. 기본이론
Ⅲ. 예비보고사항 작성
Ⅴ. 참고문헌
--결과
Ⅰ. 실험결과
Ⅱ. 결과분석 및 고찰
Ⅲ. 결과토의사항
Ⅳ. 참고문헌
본문내용
Ⅰ. 실험목적
1) 4 비트 존슨 카운터를 설계한다.
2) mod-7, mod-8 쉬프트 카운터의 부당 카운터 시퀀스(illegal counter sequence)에 대해서 알아본다.
3) AND 게이트를 이용하여 4비트 존슨 카운터의 디코딩 회로를 구성한다.
4) 동기식 카운터 동작을 이해하고, 십진 카운터를 제작한다.
Ⅱ. 기본이론
1) 존슨 카운터
직렬 쉬프트 레지스터를 이용하여 그림 15-1과 같이 시프트 레지스터의 마지막 단의 플립플롭의 출력들을 엇갈리게 첫 번째 단의 플립플롭의 입력인 J 와 K 에 연결하면 쉬프트 카운터 형태의 존슨 카운터를 설계할 수 있다. 연결된 n 개의 플립플롭들은 mod-2N의 카운터가 된다. 여기에서 연결 상태를 수정하면 mod-[2N-1]의 카운터도 만들 수 있다. 예를 들어, 네 개의 플립플롭을 연결하면 mod-8 존슨 카운터가 된다. 이러한 카운터들은 입력상태에 따라서 같은 상태를 반복하는 부당 상태에 이르기도 하기 때문에 카운터의 부당상태를 피하기 위한 주의가 필요하다.
참고 자료
Fundamental of Logic Design, by Charles H. Roth, Jr.
HDL을 이용한 디지털 논리 실험, 이문기
기초부터 응용까지 Verilog HDL, 차영배 편저
압축파일 내 파일목록
15카운터(예비).hwp
15카운터(결과).hwp