실습 6. 위상 제어 루프(PLL)
- 최초 등록일
- 2023.10.17
- 최종 저작일
- 2022.11
- 6페이지/ MS 워드
- 가격 1,000원
목차
1. 서론
2. 실험결과
3. 결론
본문내용
요약: 위상 제어 루프 회로를 구성하여 주파수 동기화의 원리를 이해하여 주파수를 변화시켜가며 동작주파수 대역을 확인하고, VCO에 포함된 커패시터의 용량을 변화시켜가며 동작 주파수를 확인하였다.
1. 서론
위상 제어 루프(PLL)는 출력신호의 위상을 입력 신호의 위상에 고정하여 출력주파수와 입력신호의 주파수로 고정되게 하는 것이다. 자세한 동작원리는 다음과 같다. 전압제어 발진기의 출력과 기준 신호가 위상 검출기에 인가되면 위상 차이에 해당되는 파형이 루프 필터에 인가된다. 루프필터는 저 대역 통과 필터이므로 위상 검출기의 저주파 성분, 즉 평균 전압만을 발진기의 입력으로 되돌리게 된다. 발진기의 출력과 기준 신호의 주파수가 다르다면 두 신호의 위상이 다르게 되므로 위상 검출기의 출력 파형은 계속 변하게 되고 이에 따라서 출력 전압도 천천히 변하게 된다. 발진기의 출력과 기준 파형의 주파수가 같아진다면, 위상 검출기의 파형은 일정한 형태를 가지게 되고 루프 필터를 통과한 전압도 고정되어 위상이 고정된다. 아래 회로에서 사용된 인버터는 발진기의 출력파형을 위상 검출기에 사용된 XOR Logic의 동작 전압 (High 5V, Low 0V)로 맞추기 위한 버퍼로 사용된다.
2. 실험결과
2.1 위상제어 루프의 설계
그림 6-2의 위상 제어 루프를 구성한다. (Op amp의 동작전원은 ±5V이고, Logic gate의 동작전원은 5V & GND이다.)
참고 자료
없음