전자공학실험1 결과(9장)
- 최초 등록일
- 2012.04.08
- 최종 저작일
- 2011.04
- 8페이지/ 한컴오피스
- 가격 1,000원
소개글
전자공학실험 보고서
목차
없음
본문내용
(DM74LS02 Quad 2-Input NOR Gate)
① 위의 회로를 구성한 다음 상태가 set, reset, last Q, ambiguous 인지 알고 이때 와 의 상태가 서로 다를 때 입력 조합이 중요하다. 두 입력이 같은 경우에 대해 실험할 때는 S=1, R=0과 S=0, R=1의 상태에서 S=R=0 또는 S=R=1인 상태로 바꿀 때 나타나는 결과를 분석한다.
부록의 소자 구조를 보고 7402 소자의 NOR-GATE를 보고 SR NOR래치 회로를 구성한다. 키트를 이용했는데 Vcc와 GND, 스위치(SW20,SW21)을 사용하였다. 실험을 하다가 실수가 조금 있었는데 출력값이 계속 반대로 나오길래 여러번 바꿔도 보고 시행착오를 겪었다. 결국 알아낸 것이 스위치를 위로 하면 0이 입력되고 아래로 내려야 on이 되는 키트였다. (반대로 하고 있었다...;) 출력값 측정은 오실로스코프로 측정을 해도 되지만 교수님께서 멀티미터로 해도 된다기에 값을 한눈에 볼 수 있는 DMM을 선택했고 출력 ‘1’을 5V로 보고 , `0`을 0V로 보고 결과값을 도출했다. 물론 출력값에 noise margin을 두어 의 경우 5 - 4.35 = 0.65 [v] 이고,
의 경우 0.17 - 0 = 0.17 [v] 의 잡음여유도를 두었다. 4장에서 배웠던 잡음여유도를 이번 실험에 적용할 수 있었다. R=0, S=1의 입력을 가하면 Q=1, Q`=0으로 Set 상태가 되고 이와 반대로 R=1,S=0 이면 Q=0, Q`=1이 되어 Reset 상태가 된다. 한편, Set 상태의 입력 즉 R=0, S=1에서 R=0, S=0이 되면 바로 전 상태인 Set로 그 상태를 그대로 유지하므로 이를 불변(hold)이라 하고, 그 반대인 경우도 마찬가지가 된다. 또 R=1, S=1이면 Q=0, Q`=1이 되어 Q=Q=0이거나 Q`=Q`=1일 때를 부정이라고 정의한다.
참고 자료
없음