실험 5. 연산증폭기의 특성 실험
- 최초 등록일
- 2011.06.05
- 최종 저작일
- 2011.04
- 2페이지/ 한컴오피스
- 가격 1,000원
소개글
전자회로실험 예비보고서입니다.
목차
1.입력 바이어스 전류
2.오프셋 전압
3.슬루율
4.대역폭
본문내용
실험5. 연산 증폭기의 특성 실험
1. 입력 바이어스 전류
입력 바이어스
두 입력 단자를 통해 흘러 들어가는 전류의 평균치를 말하며 이것을 입력 바이어스 전류라고 합니다. 그리고 출력 전압이 0 일 때 두 입력 단자를 통해 흐르는 차이를 입력 오프셋 전류라 합니다. 그러므로 바이어스 전류는
로 계산 할 수 있습니다.
2. 입력 오프셋 전압
폐쇄회로 이득 :
입력 오프셋 전압 :
OP-AMP는 차동증폭기 이므로 반전, 비반전 2개의 입력단자를 쇼트 하면 차 전압은 제로이므로 출력 전압도 제로가 될 것입니다. 그러나 0V 입력에 대하여 출력이 0V 로 주어지지 않습니다. 여기에 남아있는 전압을 오프셋(Off-Set)이라고 합니다.
왜냐 하면 실제로 IC 내부의 TR이나 FET의 불균일 등으로 인하여 완전히 제로가 되지 않으며 입력단자를 접지하여도 내부회로에는 수 mV 의 전압이 남게 되고 출력에는 약간의 전압이 나타나며 이 출력의 오차 전압은 입력의 미소전압이 OP-AMP 개방이득 만큼 존속되어 출력에 나타난 것으로 간주하여 비반전단자의 입력 전압으로 대치 시킨 것이 입력 오프셋 전압이라 합니다. 이 전압은 온도에 따라서 변화하여 이것을 온도 드리프트라고 합니다.
정밀한 직류 증폭회로등에서 사용하는 경우 오프셋은 1mV 이하이고 온도 드리프트도 적은 것을 선택하게 되는데 값은 비쌉니다. 오프셋은 증폭기의 차동 입력단에 작은 고정 전압을 조절할 수 있습니다. 이 작은 고정 전압을 오프셋 전압이라고 합니다.
이 전압은 OP-AMP 의 오프셋을 정확하게 상쇄시키기 위해서 오프셋 전압의 크기와 극성이 상응되는 값으로 합니다. 즉 가 되도록 입력 오프셋 전압을 조정합니다.
참고 자료
없음