• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(1,392)
  • 리포트(1,325)
  • 시험자료(41)
  • 방송통신대(15)
  • 자기소개서(6)
  • 서식(5)

"덧셈기 실험" 검색결과 1-20 / 1,392건

  • 워드파일 디지털공학실험 07. 직렬덧셈기 결과
    결과보고 및 검토 이번 실험에서 우선 순차회로인 직렬가산기에 대해서 학습했고, 또 그를 토대로 VHDL로 설계해보았다. ... < 순차 회로 직렬 가산기 With Accumulator 결과보고서> 실험 serial adder는 2개의 시프트 레지스터가 Full Adder로 입력하여 더해진 출력값을 다시 1개의 ... 수업자료의 직렬가산기의 Operation과 그를 통한 상태표와 상태그래프를 통해서 VHDL 모듈 코드를 작성했다.
    리포트 | 3페이지 | 1,000원 | 등록일 2017.06.29
  • 워드파일 디지털공학실험 07. 직렬덧셈기 예비
    < 순차 회로 직렬 가산기 With Accumulator 예비보고서> 실험목적 순차 회로를 통한 직렬 가산기를 설계하는 법을 학습한다. ... 직렬가산기의 설계 직렬가산기의 회로는 시프트 레지스터 2개에 입력 X, Y를 넣고,레지스터 오른쪽으로 시프트시켜 FullAdder로 입력되어 sum과 carry가 나타나도록 한다. ... 또 직렬 가산기를 설계하고 상태표와 상태그래프로 나타내어 분석한다. 이론.
    리포트 | 2페이지 | 1,000원 | 등록일 2017.06.29 | 수정일 2017.07.01
  • 한글파일 전자공학실험 21장 - 덧셈기 예비결과 (피스파이스 포함)
    Report 21 덧셈기 이름: 학번: 담당교수: 날짜: 덧셈기실험 목적 (1) 연산증폭기를 이용한 덧셈기의 연산원리를 이해한다. (2) 원하는 덧셈식을 구현하는 덧셈기 설계방법을 ... (a) 피스파이스 회로도 (b) 실험 결과 3.토의 이번 실험은 해석을 위한 연산증폭기를 이용한 덧셈기에 관한 실험이었다. ... 덧셈기의 해석 - 그림21.1(a)는 반전 증폭기를 이용한 아날로그 덧셈기 구조를 보여주고 있다. v _{a,`} v _{b} CDOTS v _{m}의 m 개의 입력신호가 인가되었으므로
    리포트 | 12페이지 | 3,000원 | 등록일 2014.11.25 | 수정일 2015.06.26
  • 한글파일 부경대학교 전자회로실험 보고서 가산기
    우리는 NAND게이트를 이용하여 반가산기, 전가산기, 2bit 덧셈기를 구현했다. (실제로 전가산기와 2bit 덧셈기는 구현하지 못했다. ... 구현된 2비트 덧셈기의 동작을 확인하고 실험 결과 보고서 3번의 [표 6-12]에 입력과 출력 사이의 진리표를 실험결과 값으로 작성하라. ... 5.1과 5.2에서 구현한 반가산기와 전가산기를 연결하여 2 비트의 덧셈기를 완성하라.
    리포트 | 4페이지 | 2,500원 | 등록일 2020.06.03 | 수정일 2023.12.08
  • 한글파일 8주차 결과 보고서 6장 연산 증폭기와 그 용용
    10.09 [표 6.4] 6장 연산 증폭기와 그 응용 실험 보고서 실 험 일 학 과 학 번 성 명 아날로드 덧셈기 실험 출력전압 (계산) 출력전압 (측정) 150mV 154mV [그림 ... 6.14] [표 6.5] 6장 연산 증폭기와 그 응용 실험 보고서 실 험 일 학 과 학 번 성 명 오프셋 전압 측정 실험 (브레드보드를 이용한 실험값 첨부) 6장 연산 증폭기와 그 ... 6장 연산 증폭기와 그 응용 실험 보고서 결과 값에 대해 입·출력 파형을 첨부하시오.
    리포트 | 6페이지 | 2,000원 | 등록일 2023.03.14
  • 한글파일 덧셈기(예비레포트)-전자공학실험
    실험 목적 (1) 연산증폭기를 이용한 덧셈기의 연산원리를 이해한다. (2) 원하는 덧셈식을 구현하는 덧셈기 설계방법을 이해한다. (3) 각종 파형을 더하여 실제 덧셈동작이 이루어지는 ... 실험 제목 : 덧셈기 2. ... 예비 실험 (1) 직류 값의 덧셈 (2) 직류와 신호의 덧셈 (3-1) 신호와 신호의 덧셈(삼각파와 구형파) (3-1) 신호와 신호의 덧셈(사인파와 구형파)
    리포트 | 6페이지 | 1,000원 | 등록일 2019.08.24
  • 한글파일 논리회로실험 반가산기 전가산기
    컴퓨터는 2개의 반가산기를 전가산기와 조합시켜, 동시에 4개 비트 또는 그 이상의 덧셈을 할 수 있다. 3. 실험 내용 - 실험 1. ... 하나로 온 덧셈기라고도 한다. ... 입력신호 전압의 덧셈을 출력하는 디지털 회로도 있는데 이를 가산회로라고도 부른다. (2) 반가산기 반가산기는 컴퓨터 내에서 2진 숫자를 덧셈하기 위해 사용되는 논리회로의 일종이다.
    리포트 | 5페이지 | 1,500원 | 등록일 2021.10.01
  • 한글파일 부경대학교 전자회로실험 보고서_멀티플렉서와 디멀티 플렉서
    5.1과 5.2에서 구성한 회로를 연결하여 2 bit 덧셈기를 구성하라. 2 bit 덧셈기의 출력에 LED를 연결하여 동작을 확인하고, 입-출력 전압을 측정하여 실험 결과 보고서의 ... 전가산기 그리고 2bit 덧셈기를 만들어 보았다. ... 저번 실험인 NAND게이트를 사용하여 반가산기와 전가산기를 구성하였을 때 보다 실험이 더 수월했던 것 같다. LED불빛으로 입력에 따른 출력이 제대로 나오는지 확인할 수 있었다.
    리포트 | 1페이지 | 2,000원 | 등록일 2020.06.03 | 수정일 2023.12.08
  • 한글파일 가산기 실험보고서
    실험보고서 가산기 1. 실험목적 본 실험을 통해 반가산기에 대해 알아본다. 전가산기에 대해 알아본다. 2비트 덧셈기에 대해 알아본다. 2. ... 이것이 제대로 덧셈을 수행하는지 확인하고 입력과 출력 사이의 진리표를 실험결과 값으로 작성하라. (덧셈기로 동작함을 조교에게 확인을 받을 것.) 6. ... 입력에 대한 출력전압을 측정하고 기록하라. 5.3 앞 실험과정 5.1과 5.2를 연결하여 2 비트의 덧셈기를 완성하라.
    리포트 | 10페이지 | 1,000원 | 등록일 2019.06.27 | 수정일 2020.05.01
  • 한글파일 덧셈기 레포트
    실험 목적 (1) 연산증폭기를 이용한 덧셈기의 연산원리를 이해한다. (2) 원하는 덧셈식을 구현하는 덧셈기 설계방법을 이해한다. (3) 각종 파형을 더하여 실제 덧셈동작이 이루어지는 ... 고찰 이번 실험은 반전 증폭기를 이용한 아날로그 덧셈기이다. 즉, 신호가 덧셈이 되지만 반전 증폭기이기 때문에 신호가 더해진 다음 반전이 되어져서 나온다. ... 예를들어 구형파와 직류전압을 더하는 덧셈기를 만든다고 하면 신호가 반전되어서 나타나는 것 빼고는 앞서 실험을 한 클램퍼 회로와 비슷한 역할을 하는 것처럼 보인다.
    리포트 | 3페이지 | 1,000원 | 등록일 2020.03.15 | 수정일 2020.03.17
  • 워드파일 [디지털실험] 반가산기와 전가산기 예비리포트
    얻어진다. (2) 반가산기 2진 덧셈을 살펴보면 2-입력(A, B)의 논리회로는 exclusive-OR게이트와 같은 출력을 나타내고 있다. ... A B 덧셈결과 0 0 0 0 1 1 1 0 1 1 1 1(Carry = 1) 이 법칙에서 2개의 2진 digit 가산은 합 digit와 자리올림 digit의 2개의 digit로 결과가 ... - 실험제목 반가산기와 전가산기 - 목적 (1) 반가산기와 전가산기의 원리를 이해한다. (2) 가산기를 이용한 논리회로의 구성능력을 키운다. - 이론 (1) 2진 연산(Binary
    리포트 | 2페이지 | 1,500원 | 등록일 2020.05.21
  • 한글파일 가산증폭기 레포트
    )로서 원래 아날로그 컴퓨터에서 덧셈, 뺄셈, 곱셈, 나눗셈 등을 수행하는 기본 소자로 높은 이득을 가지는 증폭기를 말한다. ... 이론 (1) 연산 증폭기 부궤환 의 방법에 따라서 덧셈이나 적분 등의 연산 기능을 갖게 할 수 있는 고이득의 직류 증폭기 . OP 앰프라고도 한다. ... 가산증폭기 목차 1. 목적 2. 이론 3. 설계 4. 실험 5. 결론 1. 목적 반전 가산 회로를 설계하여 입?출력 파형을 관찰하여, 가산 증폭기를 이해한다. 2.
    리포트 | 10페이지 | 1,500원 | 등록일 2020.11.17
  • 한글파일 논리회로실험 병렬 가산기 설계
    기능적인 차이점으로는 병렬 가산기는 덧셈만 가능하지만 병렬 가감산기는 덧셈과 뺄셈이 둘 다 수행가능한 점이다. ... 동작적모델링의 파형으로 이번 예비실험의 경우 덧셈을 하는 자리값이 8bit를 넘지 않아, 9bit의 Carry값이 표현되지 않음을 C의 값으로 확인 할 수 있었다. ? ... 논리회로설계 실험 예비보고서 #3 실험 3. 병렬 가산기 설계 1.
    리포트 | 6페이지 | 1,500원 | 등록일 2021.10.01
  • 한글파일 BCD 가산기 설계 결과보고서
    BCD가산기에서 두 입력이 다음과 같을 때, 16진수 중간 덧셈 결과와 중간 결과가 BCD로 변환된 값을 시뮬레이션으로 나타내라. a b 중간 덧셈 결과(HEX) BCD “0111” ... 또한 BCD의 덧셈이 9를 넘을 경우 6(0110)을 더해서 계산하는 방식도 알아보았다. ... 중간값 캐리 덧셈 결과 10(0XA) 1 0 11(0XB) 1 1 12(0XC) 1 2 13(0XD) 1 3 14(0XE) 1 4 15(0XF) 1 5 16(0X10) 1 6 17(
    리포트 | 3페이지 | 2,000원 | 등록일 2021.04.16 | 수정일 2024.01.29
  • 파일확장자 실험9 덧셈 회로 (ADDER) 결과보고서 A+ 레포트
    실험 4는 실험 3의 회로의 B1, B2, B3, B4에 TTL IC 7486 XOR gate를 연결하여 위의 사진처럼 뺄셈회로를 만 들었다. ... 이론적으로 뺄셈회로는 A에서 B(n-1)과 C를 뺀다고 생각할 때 B는 윗자리에서 가져오는 수이고 D는 빼고 남은 수이다.
    리포트 | 3페이지 | 2,000원 | 등록일 2023.11.15
  • 파일확장자 한양대 Half adder & Full adder
    종류인데, 가산기는 덧셈 연산을 해주는 장치이다. ... 덧셈 연산은 뺄셈 연산은 2의 보수로, 덧셈을 수 차례 연달아서 진행하면 곱셈 연산, 덧셈으로 구현한 뺄셈으로 나눗셈 연산을 표현할 수 있기에 매우 중요한 연산이다. ... 실험 목적OR, NOT, AND, XOR 등 다양한 gate들을 활용해 반가산기의 회로를 구성해본다.
    리포트 | 5페이지 | 2,000원 | 등록일 2023.03.21
  • 한글파일 홍익대 디지털논리실험및설계 5주차 예비보고서 A+
    하지만 응용실험 (2) 에서는 두 개의 2비트 숫자와 한 개의 1비트의 숫자를 덧셈하라고 하였다. ... [그림 2]의 회로가 전가산기로 동작하는 원리를 설명하시오. 가산기는 이진수의 덧셈 연산을 수행하는 논리회로이다. ... 하지만 반가산기는 두 가지의 입력밖에 받지 못하므로 두 자리수 이상의 덧셈을 수행하지 못한다.
    리포트 | 5페이지 | 1,000원 | 등록일 2023.09.18
  • 파일확장자 금오공대 일반물리학실험1 벡터의 덧셈
    이때 덧셈을 벡터 표시로 하면실험 방법합성대의 윗면이 수평이 되도록 합성대 위에 수준기를 올려놓고 세 다리의 나사를 조금씩조정한다.4.1 두 벡터의 합성1. ... 실험 주제 - 벡터의 덧셈실험 목적.한 점에 작용하는 여러 벡터가 평형을 이루게 하여 벡터의 합성과 분해를 공부한다.관련 이론2.1 두 벡터의 합성측정되는 모든 물리량들은 크게 방향을 ... 스칼라량의 덧셈과 뺄셈은 그 값들을 그대로 더해 주거나 빼주지만 방향을 가지는 벡터량은 그렇지 않다. 어떤 방향을 가지는 두 물리량 A와 B를 더한 것을 R로 나타낸다.
    리포트 | 6페이지 | 2,500원 | 등록일 2023.05.01
  • 한글파일 경남과학고등학교 합격 자기소개서
    덧셈정리를 공부하며 삼각형의 넓이, 제2코사인법칙, 닮음 등을 이용하여 다양한 방법으로 덧셈정리를 증명할 수 있었습니다. ... 이를 계기로 더 다양한 각에 대한 삼각비값을 고민하던 중 삼각함수의 덧셈정리에 흥미를 가지게 되었습니다. ... 그리고 덧셈정리를 이용하여 삼각함수의 배각, 반각 공식도 유도했으며 삼각함수의 합성을 이용해 도형의 길이의 최댓값과 최솟값들을 구해보았습니다.
    자기소개서 | 4페이지 | 50,000원 | 등록일 2019.07.29 | 수정일 2023.10.21
  • 한글파일 전자공학실험 20장 연산 증폭기 응용 회로 A+ 예비보고서
    실험회로 3([그림 23-10])과 같이 아날로그 전압 덧셈기를 구성하고, 으로 설정한다. v1 = 50 mV, v2 = 100mV를 입력에 인가하였을 경우의 출력 전압을 [표 23 ... 또한 연산 증폭기의 양의 단자의 DC 전압을 측정하여 [표 23-1]에 기록하시오.아날로그 전압 덧셈기 1. ... 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전압 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다.
    리포트 | 12페이지 | 2,500원 | 등록일 2024.04.11
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업