• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

한양대 Half adder & Full adder

우와앙왕아아아
개인인증판매자스토어
최초 등록일
2023.03.21
최종 저작일
2022.03
5페이지/파일확장자 어도비 PDF
가격 2,000원 할인쿠폰받기
다운로드
장바구니

소개글

"한양대 Half adder & Full adder"에 대한 내용입니다.

목차

1. Chapter 1. 실험 목적
2. Chapter 2. 관련 이론
3. Chapter 3. 실험 결과

본문내용

Chapter 1. 실험 목적
OR, NOT, AND, XOR 등 다양한 gate들을 활용해 반가산기의 회로를 구성해본다.
또한, 반가산기 두 개로 전가산기를 만들 수 있다는 특성을 이용해 설계한 뒤 회로에 구성해보고 Truth Table을 확인해본다.

Chapter 2. 관련 이론
지금까지 사용해왔던 74LS08, 04 등 소자들은 디지털IC 라고 하는 디지털 회로이다.
IC는 디지털 회로와 아날로그 회로로 나눌 수 있다.
IC는 Integrated Circuit로 단일 실리콘 칩 상에 만들어지는 하나 또는 그 이상의 게이트의 모임이다.
아날로그 회로는 연속적으로 범위 내에서 연속되는 값을 나타낸다.
반면에, 우리가 사용하는 디지털 회로는 불연속적이고 범위 내에서 일정한 값만 나타낸다. 항상 동일한 결과를 도출해내며 결과의 재생산성이라는 특징을 지니고 있고, 설계가 다른 무엇보다 용이하다. 빠른 스위칭과 연산으로 속도도 매우 빠른 등 많은 장점이 있다.
이번 실험 제목에서 알 수 있듯, 반가산기 (Half adder)과 전가산기 (Full adder)는 필수 개념이기에 잘 알고 있는 것이 중요하다.
반가산기와 전가산기는 가산기의 한 종류인데, 가산기는 덧셈 연산을 해주는 장치이다. 덧셈 연산은 뺄셈 연산은 2의 보수로, 덧셈을 수 차례 연달아서 진행하면 곱셈 연산, 덧셈으로 구현한 뺄셈으로 나눗셈 연산을 표현할 수 있기에 매우 중요한 연산이다.

참고 자료

없음
우와앙왕아아아
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

최근 본 자료더보기
탑툰 이벤트
한양대 Half adder & Full adder
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업