• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(4,148)
  • 리포트(3,907)
  • 자기소개서(188)
  • 시험자료(28)
  • 방송통신대(12)
  • 논문(6)
  • 서식(4)
  • ppt테마(2)
  • 이력서(1)

"논리회로실험 2" 검색결과 1-20 / 4,148건

  • 워드파일 인하대 기초실험2 기초실험2 논리회로
    기초실험2 예비보고서: 논리게이트 동작 및 특성 -디지털 회로로 구성된 집적회로를 이용해 논리적인 연산을 할 수 있다. ... 이때 회로논리연산을 하는 시간을 게이트 전달시간이라고 하며 수 ns에서 수십ns 스케일의 시간이 걸린다. ... 즉 0,1의 신호를 받아 미리 구성된 내부 집적회로를 이용해 AND OR NOT등의 연산을 한 후에 출력단으로 최종 결과를 내보내 주는 것이 논리연산을 이용한 디지털 집적 회로의 원리이다
    리포트 | 3페이지 | 2,000원 | 등록일 2020.07.07
  • 워드파일 논리회로설계실험 2주차 XNOR gate 설계
    1) Objective of the Experiment(실험 목적) 이번 실험의 목적은 Truth table과 Boolean expression으로 나타내고 Verilog 코드를 구현하는 ... 간단한 XNOR gate 하나를 설계하는 실습이었지만 프로그램 사용법을 익히고 논리회로설계실험에 이용될 기본 gate를 직접 구현해보았다는 점에서 의의가 있다. ... A B OUTPUT 0 0 1 0 1 0 1 0 0 1 1 1 2.2 Boolean Expression XNOR gate는 XOR gate의 출력 값에 NOT gate를 추가함으로써
    리포트 | 5페이지 | 3,000원 | 등록일 2023.09.11
  • 한글파일 논리회로실험 프로젝트 2, stop watch 설계
    논리회로설계실험 프로젝트 #2 Stop watch 설계 1. ... 이를 통해 카운터, 분주회로, 클록 등 다양한 논리회로에 대한 이해력을 높여 더욱 복잡한 코드를 이해하고 설계할 수 있었다. ... 설계 목표 BCD, 7 segment, 카운터, Debouncing 등에 대해 조사해보고, 지금까지 학습해왔던 논리회로 설계기술을 이용하여, 분 : 초 : 1/100초를 나타내고 리셋기능과
    리포트 | 14페이지 | 1,500원 | 등록일 2021.10.01
  • 한글파일 아주대 논리회로실험 실험2 CMOS 회로의 전기적 특성 예비보고서
    학 부: 전자공학부 제출일: 2020.09.14 과목명: 논리회로실험 교수명: 분 반: 학 번: 성 명: 실험2 예비보고서 - CMOS 회로의 전기적 특성 - 1. ... 회로 결선도 실험 1), 2) 실험 3-1) 실험 3-2) 실험 4) 5. ... 실험 목적 - CMOS 회로의 전기적 특성 이해 2.
    리포트 | 7페이지 | 1,000원 | 등록일 2021.05.07 | 수정일 2021.07.23
  • 한글파일 아주대학교 논리회로실험 / 2실험 예비보고서
    아주대학교 논리회로 강의노트 (2019) ? 아주대학교 논리회로 실험 강의 노트 (2020) ? ... 1주차 실험 예비보고서 전자공학과 / 학년 / 학번 : / 이름 : 날짜 : / 담당조교님 : 실험 2. CMOS 회로의 전기적 특성 1. 실험 목적 1. ... 실험 2 : Schmitt-trigger의 입출력 특성 확인 1. 왼쪽과 같이 회로를 구성한다. 2.
    리포트 | 7페이지 | 1,000원 | 등록일 2021.07.20
  • 한글파일 아주대학교 논리회로실험 예비보고서2
    실험에 대한 이론 ·logic levels & DC noise margins 논리회로는 전기 신호를 처리하여 입력값을 얻는다. ... -실험3-2) ① 위의 그림과 같은 회로를 구성한다. ② 2번 핀의 전압 V _{out}과 I _{OH}을 측정하고 R_p을 계산한다. ... 실험 목적 CMOS 회로의 전기적인 특성(logic levels & DC noise margins, dc 특성, ac 특성)을 실험을 통해 알아본다. 2.
    리포트 | 10페이지 | 1,500원 | 등록일 2020.09.18
  • 워드파일 디지털 실험 2장(다이오드 논리회로) 결과 보고서
    -다이오드 논리회로의 문제점을 고찰한다. 2. 실험순서 실험에 쓰인 저항(R)은 330Ω 이다. ... 실험 2장 스위칭 회로 결과보고서 1. 실험목적 -반도체 다이오드의 스위치 특성을 공부한다. -다이오드를 이용하여 AND, OR 논리를 실현한다. ... , 실제 실험값은 2.24V가 나왔다.
    리포트 | 6페이지 | 3,000원 | 등록일 2019.12.17
  • 워드파일 서강대학교 디지털논리회로실험_2 Digital logic gate
    디지털 논리회로 실험 결과 보고서 2주차 Digital logic gate 5조 20161510 윤수찬 1. 실험제목 : Digital Logic gate 2. ... 논리회로에서 주로 사용되는 TTL의 경우 0(low)은 0-0.8V, 1(high)은 2-5.0V의 전압으로 표현된다. ... 디지털 논리회로에서 기본적인 함수는 AND, OR, NOT로 구성되며 이들을 이용해 임의의 조합형 디지털 논리회로를 구현할 수 있다.
    리포트 | 21페이지 | 1,000원 | 등록일 2020.08.12
  • 한글파일 디지털 논리회로 실험 2주차 기본 논리 게이트 (NAND, NOR, XOR Gate) 결과보고서
    지금까지 실험한 기본 논리 게이트들의 핀의 위치는 대부분 핀 1,2번이 입력값이고 핀 3번이 출력값이었는데, 4.1.2 실험 때 쓰이는 NOR 게이트는 다른 논리 게이트들과 달리 3번 ... 디지털 논리회로 설계 및 실험 결과보고서 주제 : NAND, NOR, XOR GATE 및 응용 소속: 공과대학 전자전기공학부 수업: X X,X XXX 교수님 XXX 조교님 제출 일자 ... 4.1.4와 4.2.1 실험은 디지털 시스템에서 사용되는 모든 논리 게이트를 구성할 수 있는 범용 게이트인 NAND 게이트의 특성을 알아보는 실험이었다.
    리포트 | 11페이지 | 2,000원 | 등록일 2022.04.21
  • 파일확장자 서강대학교 디지털논리회로실험 2주차 결과보고서
    구현된 임의의 논리 함수가 최소화 될 수 있음을 확인한다.4) Wired OR logic의 특성과 활용 방법을 익힌다.5) FPGA를 이용하여 간단한 논리 회로를 구현하고 동작을 확인한다 ... 실험목적1) TTL logic gates의 동작 방법을 익힌다.2) Logic level과 noise margins, 그리고 fanout에 대해 이해한다.3) Gates를 이용하여 ... .2.
    리포트 | 7페이지 | 1,000원 | 등록일 2021.10.02
  • 한글파일 디지털 논리회로 실험 2주차 기본 논리 게이트 (NAND, NOR, XOR Gate) 예비보고서
    실험 과정 및 예상하는 이론적인 실험 결과4.1 기본 실험(1) [그림 1]과 같이 회로를 결선한 후 NAND 게이트의 진리표를 그려보시오.VCC와 GND를 연결한다. ... 입력한다.- 회로실험 후 GATE를 정리할 때 핀이 충분히 가열되어 있으므로 이를 유의한다. ... (입력값 A) 스위치 2번에 점퍼선을 연결하여 그 끝을 핀 2번에 연결한다.(입력값 B) 핀 3번에 점퍼선을 연결하여 그 끝을 LED 1번에 연결한다.
    리포트 | 13페이지 | 1,500원 | 등록일 2021.04.22
  • 한글파일 디지털 회로 실험 및 설계 - 기본 논리 게이트(Gate) 및 TTL, CMOS I.F 실험 2
    디지털회로실험및설계 결과 보고서 #1 ( 기본 논리 Gate 및 TTL, CMOS I/F 실험 ) 과 목 담당교수 제 출 일 학 번 이 름 1. ... 회로도, 이론값, 실험결과 실험 1) 전압 Level 측정실험 : 입력전압 변화에 따른 출력전압의 상태를 측정하고 기록하시오. ... 0V 0V 논리레벨 H H L L L L L L L L L 실험결과) 0.0V 0.5V 1.0V 1.5V 2.0V 2.5V 3.0V 3.5V 4.0V 4.5V 5.0V 입력전압 0.0V
    리포트 | 14페이지 | 3,000원 | 등록일 2023.09.22
  • 한글파일 서강대학교 디지털논리회로실험 - 실험 2. Digital Logic Gates 결과 보고서
    회로 실험 2주차 실험 매뉴얼, 서강대학교 전자공학과 iii) 디지털 논리 회로 실험 2주차 구교재, 서강대학교 전자공학과 ... 디지털논리회로실험 서강대학교 전자공학과 2017년 2학기 결과레포트 실험2. Digital Logic Gates 실험2. Digital Logic Gates 1. 실험목적 1. ... 실험 2-A 퀴즈 (2-A) 회로 퀴즈 (2-B) 회로 ?
    리포트 | 10페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 한글파일 서강대학교 디지털논리회로실험 - 실험 2. Digital Logic Gates 예비 보고서
    디지털논리회로실험 예비 보고서 [2주차] 실험 2. Digital Logic Gates 1. ... 서강대학교 전자공학과, 디지털 논리회로 실험, 서강대학교, 2017 ... 관련 이론 1) TTL (Transistor Transistor Logic) 반도체를 이용하여 구현한 논리회로의 한 종류이다.
    리포트 | 7페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 파일확장자 디지털 논리회로 - 이론 및 실험 (생능출판 김종현), 2장 연습문제
    리포트 | 12페이지 | 2,000원 | 등록일 2022.10.08
  • 한글파일 (A+/이론/예상결과/고찰) 아주대 논리회로실험 예비보고서2
    학 부: 전자공학부 제출일: 과목명: 논리회로실험 교수명: 조교명: 분 반OS(Metal-oxide Semiconductor, 금속 산화막 반도체) : 반도체 위에 실리콘 산화막을 ... 및 예상 결과 실험1) 실험 과정: 준비한 결선도를 참고하여 Inverter 회로를 구성한다. ... 실험3) 실험 과정: 실험 1과 같은 실험 준비과정을 거치고, 실험 3에 대한 준비된 결선도를 이용하여 Breadboard 위에 실험 3의 회로를 구성한다.
    리포트 | 8페이지 | 1,000원 | 등록일 2021.10.24
  • 한글파일 (A+/이론/예상결과/고찰) 아주대 논리회로실험 결과보고서2
    학 부: 전자공학부 제출일: 과목명: 논리회로실험 교수명: 조교명: 분 반l 구간에서 어떤 일이 일어나는지 확인한다. 2. ... (노이즈, 딜레이, 발열 등) 1) 실험 과정 및 결과 실험1 결선도 회로도 결 과 일반적으로 논리회로에서의 논리소자들이 취하는 전류, 전압 값들은 연속적이며 이러한 연속적인 값들에 ... 실험2 결선도 회로도 결 과 실험1과는 다르게 출력 값의 노이즈가 생기는 부분이 존재하지 않았다. (엄밀히 말하면 적었다.
    리포트 | 8페이지 | 1,000원 | 등록일 2021.10.24
  • 파일확장자 논리회로실험 A+예비보고서 2 Electrical feature of CMOS semiconductor
    -Noise margin : 논리회로에서 사용하는 논리 값은 1(High=VCC), 0(Low=GND)의 두 종류인데 실제 물리적인 논리소자들이 취하는 전류, 전압 값들은 연속적이다 ... (H→L , L→H)그리고 그 둘의 그래프는 거의 비슷할 것이다.실험 2)실험 1보다 노이즈가 적어진 파형이 발생한다. ... 실험 목적-High-speed CMOS logic family인 74HC시리즈의 전기적 특성을 이해할 수 있다.-74HC시리즈의 동작을 실험을 통해 확인 할 수 있다.2.
    리포트 | 6페이지 | 1,000원 | 등록일 2020.10.09
  • 파일확장자 논리회로실험 A+결과보고서 2 Electrical feature of CMOS semiconductor
    실험 2) Schmitt-trigger의 입출력 특성 확인두 번째 실험은 첫 번째 실험회로 구성과 설정은 동일하게 하고, Inverter(74HC04)를 Schmitt trigger ... 실험 과정 및 결과 실험 1) Inverter의 입출력 특성 확인Inverter(74HC04)를 이용하여 회로를 구성하고 에 를 입력하였다. ... 가 되도록 하는 사인파를 입력해주었으며 에서 결과 파형을 확인하였다.() 오실로스코프에서 일반 모드로 보았을 때는 노이즈가 적게 깨끗이 나왔는데 XY모드로 바꾸는 도중 구성한 회로
    리포트 | 6페이지 | 1,000원 | 등록일 2020.10.09 | 수정일 2020.10.13
  • 워드파일 서강대학교 21년도 디지털논리회로실험 2주차 보고서 (A+자료) - Logic Gates, FPGA
    디지털논리회로실험 2주차 실험 보고서 목적 - TTL logic gates의 동작 방법을 익히고, Logic level과 noise margins, fanout에 대해 이해한다. - ... 이렇게 truth table을 통해 기본적인 논리 함수들의 입, 출력 값을 확인할 수 있다. 2.2 Transistor-Transistor Logic: TTL 논리 회로 소자에는 TTL과 ... 논리 회로를 구현할 수 있다.
    리포트 | 20페이지 | 2,000원 | 등록일 2022.09.18
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업