[공학]전자회로 실험 설계와 시뮬레이션 결과발표
- 최초 등록일
- 2006.12.19
- 최종 저작일
- 2006.01
- 20페이지/ MS 파워포인트
- 가격 2,000원
소개글
전자회로 실제 설계 졸업발표에 관한 자료입니다
분량은 한 20페이지 정도 되고 충실하고 따끈한 자료입니다.
이걸로 학점은 최고로 받았죠..ㅎㅎ
일단 자료는 철저하게 조사하고 이론적 측면과 실제 설계와
실제 시뮬레이션(피스파이스)하고 실제 실험하여 결과까지 상세히 나와있습니다.
후회하지 않으실 것입니다.
목차
계획, 역할분담
계획수립 및 자료조사
문헌 고찰
개념설계
요구사항
PSPICE 회로 설계
회로동작을 각각의 입력에 대하여 결과 및 검증
설계검토
설계회로 설명(발표)
최종REPORT 제출
본문내용
회로설계에 대한 이론적 지식 쌓을 수 있다
설계한 회로를 시뮬레이션 할 수 있다
적분기를 설계하고 실험을 통해 이해한다
회로설계를 발표함으로 프리젠테이션능력 수양
실제 회로설계를 함으로서 창의적 설계능력 수양
적분기는 임의의 순간에 출력 파형값이 그 시간까지의 입력파형의 총 면적과 같도록 만드는 장치
적분기에서는 일부 오프셋(입력)이 마치 DC신호입력 처럼 적분되어 결국 증폭기를 포화 시킬 수 있다. 이를 해결하기 위해 저항을 커패스터와 병렬로 연결한다
적분기는 DC입력에서 반전 증폭기로 동작하고 적분기의 폐루프 이득은 –Rf/R1이다. 높은 주파수에서는 커패시터의 임피던스가 Rf보다 더 작아져 Rf R1 는 C만 연결된 것과 같아지므로 신호는 일상과 같이 적분된다
이론적 설계
500Hz이하의 주파수가 적분되기 위해서는 fc<<500Hz가 되어야 한다.
즉, 500Hz의 10배 아래인 fc인 fc=50Hz를 선택하게 되면
fc = 50 = 1/2πRfC
C=0.01uF 로 선택하고 계산하면
Rf =318KΩ
주어진 f=20KH에서 0.005 폐루프 이득을 가진다고 하면.
Vo/Vin = 0.005 이으로 R1을 계산해서 구할 수 있다.
Vo/Vin = 1/wR1c =0.005
R1=159KΩ
이제 Rc를 구해보면 Rc는 R1과 Rf의병렬 이므로
Rc=106KΩ ㅁ
참고 자료
없음