• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

패키징 (후공정) 내용 정리

semoneycon
개인인증판매자스토어
최초 등록일
2023.12.24
최종 저작일
2023.12
8페이지/파일확장자 어도비 PDF
가격 3,000원 할인쿠폰받기
다운로드
장바구니

소개글

"패키징 (후공정) 내용 정리"에 대한 내용입니다.

목차

없음

본문내용

개념
반도체 관점에서 패키징의 개념 : 외부 환경으로부터 보호하고 단자 간 연결을 위한 전기적인 포장 / 반도체 칩을 탑재될 기기에 적합한 형태
PCB (printed circuit board) 인쇄 회로 기판
전자 부품을 pcb에 고정하고 부품 사이를 구리 배선으로 연결하여 전자회로 구성
전선의 배선이 인쇄 되기에 인쇄회로로 불린다
목적에 맞는 설계와 두께
substrate PCB
전자회로 구성용 PCB보다 얇으며, die의 전기적 인출을 담당하는 역할
HOW die와 sub pcb 연결?
conventional package
wire bonding(WB 공정) : 전통적인 방식
wire : 전기 전도성이 높은 금, but 구리와 은은 저렴하지만 산화의 위험성
메모리 제품, 다단 적층 유리 ( 가격 저렴, 성능 낮음)
flip chip : 납땜 방식, 아래쪽으로 전기가 인출 (뒤집다는 의미), die 에 solder bump로 PCB와 접합
solder : Sn(주석), Ag(은), Cu(Pb는 규제)
interposer (윗층의 전기를 빼주는 bump) 때문에 다단 적층 불리
비메모리 제품 (높은 가격, 성능)

경박단소 (가볍고 얇고 짧고 작음)
WB - 다단 적층에 유리 (V자 형태 : V-NAND)
HOW ABOUT flip-chip의 장점 + 다단 적층?
Advanced packaging
*substrate 미사용, wafer단위 공정
through silicon via (TSV) : chip 내부에 직접 관통하는 기술로 빠른 전기적 장점 및 다단구조에도 유리
core die , buffer die
wafer level package (WLP) : pcb sub을 사용하지 않고, 바로 die에 전기적 배선을 만들어버리는 기술, 다단 적층에 장점
redistribution layer → pcb 대체
TSV (through-silicon-via)
빠른 전기 인출, 서버용 메모리와 같은 고성능용 메모리 제품
서버용 메모리 : high-band-width memory (HBM 메모리)
Trade-off
conven. packaging 생산성 용이, 낮은 단가
advan. packaging 성능 향상, wafer 단위의 공정, pcb 사용하지 않음, 작업성과 비용 측면 손해,

참고 자료

없음
semoneycon
판매자 유형Gold개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

최근 본 자료더보기
탑툰 이벤트
패키징 (후공정) 내용 정리
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업