[Common Emitter Amplifier 설계_6주차_결과보고서]
- 최초 등록일
- 2022.06.06
- 최종 저작일
- 2022.05
- 7페이지/ 한컴오피스
- 가격 2,500원
소개글
"[Common Emitter Amplifier 설계_6주차_결과보고서]"에 대한 내용입니다.
목차
1. Common Emitter Amplifier 설계
1) Common Emitter Amplifier(1차 설계)의 구현 및 측정
2) Common Emitter Amplifier(2차 설계)의 구현 및 측정
2. 결론
본문내용
4. Common Emitter Amplifier 설계
4.1 Common Emitter Amplifier(1차 설계)의 구현 및 측정
(A) Function generator를 제외한 1차 설계 회로를 가능한 한 그림 1과 거의 같은 배치로 breadboard에 구현한다. 커패시터는 10㎌을 사용하며 극성에 주의한다. 사용한 소자들의 실제 값을 측정, 기록한다. 의 입력단자를 접지한 상태에서 12V를 에 인가하고 base, collector, emitter의 직류 전압을 측정, 기록한다. 또 측정된 전압을 이용하여 collector, emitter의 전류를 계산, 기록한다. 전압, 전류의 오차가 10% 이하인 경우, 그 결과를 아래 표에 정리하여 제출한다
- 회로 구성 시 가변저항을 설계한 값과 최대한 비슷하게 조정하여 구성하였다. 사용한 소자들의 실제 값은 5kΩ 가변저항의 경우는 5.1kΩ, 78kΩ 가변저항의 경우는 78kΩ, 46.7kΩ 가변저항의 경우는 45.6kΩ 그리고 3.46kΩ 가변저항의 경우는 3.39kΩ의 값을 가졌다. 입력단자를 접지한 상태에서 12V를 에 인가하고 을 DMM을 통해 측정했다. 측정된 base, collector, emitter의 직류 전압과 측정한 전압을 이용하여 계산된 collector, emitter의 전류는 아래 표에 기록하였다.
참고 자료
없음