중앙대 전자회로설계실습 (예비) 6. Common Emitter Amplifier 설계 A+
- 최초 등록일
- 2022.04.09
- 최종 저작일
- 2021.04
- 7페이지/ MS 워드
- 가격 2,500원
소개글
시간 투자해서 꼼꼼히 작성한 보고서입니다.
참고하시고 좋은 성적 받으세요!
성적은 당연히 A+ 받았습니다!
도움이 되셨다면 좋은 후기 부탁드려요!
목차
1. Emitter 저항을 삽입한 Common Emitter Amplifier 설계
2. 설계한 Amplifier의 측정 및 특성 분석
본문내용
* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.
위 회로와 같이 emitter저항을 사용한 Common Emitter Amplifier에서 Rsig= 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β=100인 BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(υo/υin)이 –100 V/V인 증폭기를 설계하려 한다.
(A) Early effect를 무시하고 이론부의 overall voltage gain(υo/υsig) Gv에 대한 식으로부터 출발하여 부하저항 RL에 최대전력이 전달되도록 RC를 결정하라.
식4에서 Early effect를 무시를 무시하고 식을 쓰면 다음과 같다.
r_o를 제거하고 식을 사용한다.
G_V=v_o/v_sig =-R_in/(R_in+R_sig ) g_m (R_c ||R_L)=-R_in/(R_in+R_sig ) A_v의 값이 최대가 되기 위해서는 R_c=R_L를 만족시켜야 한다.
따라서 R_c=R_L=5 kΩ 이다.
<중 략>
(C) 적절한 수식을 사용하여 (b)의 gm을 얻기 위한 IC를 구하고 IB, IE를 구하라.
상온에서 V_T≅25mV 이다.
I_C=g_m V_T=40m*25m=1mA
∴ I_B=I_C/β=1m/100=0.01mA
I_E=I_B+I_C=0.01m+1m=1.01mA
참고 자료
없음