• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

Basic computer

*상*
최초 등록일
2020.12.16
최종 저작일
2013.10
33페이지/파일확장자 압축파일
가격 5,000원 할인쿠폰받기
다운로드
장바구니

소개글

"Basic computer"에 대한 내용입니다.

목차

1. 하드웨어 부분의 설계
1) 레지스터의 설계
2) BUS의 설계
3) Memory의 설계
4) Adder & logic의 설계
5) Flip-Flop의 설계
6) Hardware

2. 제어부의 설계
1) 3x8 decoder
2) SC
3) 4x16 decoder
4) 제어신호
5) Control_unit의 설계

3. Basic Computer의 회로구성

4. Basic Computer의 검증
1) ADD
2) subroutine

5. 설계 프로젝트를 끝마치며

본문내용

(가) 하드웨어 부분의 설계

1. 레지스터의 설계
1) 16Bit 레지스터
AC - 제어신호: LD, INR, CLR, Clock

- LD 신호에 의해 클럭의 rising edge에서 0002가 로드 되고 다음 클럭에서 0004가 로드된다. 0004가 로드 될 때 INR신호가 있지만, LD의 신호의 우선순위가 높아 무시된다. 이후 INR신호에 의해 AR_OUT이 1씩 증가 하다가 CLR신호에 의해 초기화 된다. CLR신호의 우선순위는 INR신호보다 높다.

DR, TR의 경우 AC와 기본적인 기능 및 16bit로 크기가 같아 위의 코딩에서 AC를 각각 DR, TR로 바꾸어 주어 설계 및 검증 하였다.

IR - 제어신호 : LD
IR의 경우에도 16bit 크기지만, 위에서 설계한 것과는 다르게 제어신호가 LD뿐이다. 따라서 위의 소스를 수정하여 설계 및 검증 하였다

- LD 신호에 의해 BUS의 신호를 로드하고 있다.

2) 12Bit 레지스터
AR - 제어신호 : LD, INR, CLR, Clock
처음에 설계한 AC에서 데이터의 크기를 12bit로 수정하여 설계 하였다. 기본적이 제어신호는 동일하다.

- AC에서 수행한 시뮬레이션과 동일하게 모든 기능이 제대로 동작하고 있다.

참고 자료

없음

압축파일 내 파일목록

SH_BC.zip
SH_BC.hwp
*상*
판매자 유형Bronze개인

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
탑툰 이벤트
Basic computer
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업