• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

아주대학교 전자회로실험 설계1 C 측정 예비보고서

*승*
개인인증판매자스토어
최초 등록일
2020.06.06
최종 저작일
2017.06
7페이지/한글파일 한컴오피스
가격 1,500원 할인쿠폰받기
다운로드
장바구니

목차

1. 설계목적
2. 설계에 필요한 이론
3. 실험부품
4. 실험 과정 및 Simulation 결과값
5. 참조
6. 회로결선도

본문내용

1. 설계 목적
- 직접 설계한 회로를 가지고 캐패시터를 측정해 본다.

캐패시터를 측정할 수 있는 많은 회로중 적분기를 이용하는 이유
- 555를 사용한 사각파 제너레이터로 측정하거나 다이오드를 브릿지스톤방식을 이용하여 회로 설계 후 측정하는 방법등 여러 방법들이 있지만 측정하는데 있어 간단하다는 장점이 있다. 예를 들어 브릿지스톤 방식을 이용하게 될 경우 캐패시터의 값에 따라 저항 값을 바꾸어 주어야 오차율이 낮아지는데(PSpice Simulation 결과) 이번 설계는 캐패시터의 값을 모르고 측정하는 조건이므로 브릿지스톤의 방식을 이용하기에는 큰 오차율을 보인다.

PSpice Simulation 결과
- 위의 시뮬레이션 결과를 보면 모두 오차 10%안으로 들어오는 모습을 볼 수 있고, 약간의 오차가 발생하는 모습을 볼 수 있는데, 이는 PSpice Simulation에서는 캐패시터가 충전되는데 시간이 걸려 점차 충전되는 모습을 볼 수 있고, 어디서부터 안정된 부분인지 정확히 알 수 없기 때문에 약간의 오차가 발생했다고 생각된다. 즉, 실제 실험에서 오실로스코프를 이용하게 된다면, 안정된 부분만 나오기 때문에 더욱 정확한 캐패시터 값을 얻을 수 있을 것으로 생각된다. 또한, PSpice Simulation에서 2.2nF, 3.9nF, 0.1uF, 0.05uF을 선택한 이유는 전자회로실험실에서 많이 볼 수 있는 캐패시터로 실험 때 이 회로를 설계해보고 측정 후 오차율이 얼마나 나는지 판단하기 위해서이다.

실험시 주의해야할 사항
Pspice 시뮬레이션을 해본결과, 큰 캐패시터 값을 가지는 캐패시터에 대해서는 주파수를 낮게 해주고 입력 전압을 낮추어 주어야 파형이 제대로 나오는 것으로 보아, 실제 실험을 할 경우에도 이와같은 조건으로 실험을 해야 커패시터의 값이 정확히 측정될 것이다.

참고 자료

http://blog.naver.com/paval777/178837376 (적분기)
Microelectronics 2nd edition, Behzad Razavi, WILEY, 2012. 실험이론 참조
www.datasheet.co.kr : uA741C Op-amp Datasheet 참조
실험3. 적분회로 강의노트 및 실험이론 참조
*승*
판매자 유형Gold개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
탑툰 이벤트
아주대학교 전자회로실험 설계1 C 측정 예비보고서
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업