BJT CC 증폭회로
- 최초 등록일
- 2020.03.20
- 최종 저작일
- 2017.04
- 9페이지/ 한컴오피스
- 가격 1,000원
목차
1. 제목
2. 이론 배경
3. 시뮬레이션 및 결과
4. 고찰
본문내용
1. 제목 : 과제 9 – BJT CC 증폭회로
2. 이론 배경 :
Common Collector 증폭회로(공통 컬렉터 증폭기)는 컬렉터를 입출력 단자에 공통으로 접지한 BJT 소신호 증폭기이다. 입력은 베이스를 통하여, 출력은 이미터 단자에서 얻어진다. (출력이 컬렉터가 아니고 이미터 저항 양단이며 컬렉터가 접지이다)
공통 컬렉터 구조는 베이스 입력 전압의 변화가 곧바로 이미터 출력 전압에 그대로 전달되기 때문에, 이미터 폴로워(Emitter-follower) 라고도 부른다.
이 회로는 임피던스 매칭 목적을 위해 자주 사용되고, 고정 바이어스 회로와는 반대로 높은 입력 임피던스와 낮은 출력 임피던스를 제공한다. 입력 임피던스가 커야 하는 이유는 전압강하가 커져서 증폭하는데 쉽고, 만약 임피던스가 작으면 증폭하는 경우 힘이 들기 때문이다.
< 중 략 >
4. 고찰
결과에서 볼 수 있듯이 전압이득의 계산 값과 시뮬레이션 출력 파형에서 얻어 계산한 값이 오차가 발생하였다. 오로지 회로를 보고 계산한 전압이득은 0.98, 0.97로 1에 가까운 값이 나왔지만, 시뮬레이션 결과로 얻은 전압이득은 0.91 ~ 0.95로 나왔다. 이 오차는 단순히 출력 파형에서 커서를 잘못 붙인 것뿐만 아니라, 다른 문제가 있어 보인다.
참고 자료
없음