9주차-설계2 예비 - BJT 버퍼 증폭기 설계
- 최초 등록일
- 2020.10.02
- 최종 저작일
- 2016.03
- 5페이지/ 한컴오피스
- 가격 1,500원
목차
1. 실험 목적
2. 설계
3. 이론
1) BJT CE 증폭기 DC 바이어스 해석
2) BJT CE 증폭기 소신호 이득, 입력 저항, 출력 저항 (midband)
3) BJT CC 증폭기 DC 바이어스 해석
4) BJT CC 증폭기 소신호 이득, 입력 저항, 출력 저항(midband)
4. 실험 기기 및 부품
5. 예비 실험
본문내용
1. 실험 목적
BJT를 이용한 CC 버퍼 증폭기를 설계한다.
2. 설계
어떤 신호원이 주파수는 1kHz이고, 출력 임피던스는 100k이다. 이 신호를 CE 혹은 CB와 같은 증폭기에 연결하면 입력 임피던스가 낮기 때문에 입력신호가 들어가지 못하고 감쇄해버린다. 이 문제를 해결하기 위하기 이 신호원과 CE 증폭기 사이에 들어갈 버퍼를 설계한다. 버퍼의 설계 규격(spec)은 다음과 같다 : R _{IN`} =1M OMEGA `,`Gain`=0.9`,`R _{OUT} =1k OMEGA `.
3. 이론
1) BJT CE 증폭기 DC 바이어스 해석
DC 바이어스 회로는 BJT Q1, 저항 RB, RC, 그리고 DC 전원 VBB, VCC로 구성
소신호를 입,출력을 위해 coupling capacitor CB와 coupling capacitor CC가 사용된다. Coupling capacitor는 DC 바이어스는 차단하며 소신호는 통과시키는 역할을 한다.
V _{BB`} ``=`R _{B`} ` TIMES I _{B} `+`V _{BE} `+`R _{E`} TIMES I _{E} `#
````````````````=`( {R _{B}} over {1+ beta } `+`R _{E} )I _{E} ``+`V _{BE} `
이 식으로 Q1의 각 터미널 전류를 구할 수 있다.
여기서, beta `= {I _{C}} over {I _{B}}, 그리고 보통 BJT의 베이스-에미터 전압은 0.7V로 가정한다.
참고 자료
없음