• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

4주차 결과보고서 저항의 합성 및 KCL/KVL 법칙

블랙핸드
개인인증판매자스토어
최초 등록일
2019.11.19
최종 저작일
2018.09
8페이지/한글파일 한컴오피스
가격 2,000원 할인쿠폰받기
다운로드
장바구니

* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다. 이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.

소개글

"4주차 결과보고서 저항의 합성 및 KCL/KVL 법칙"에 대한 내용입니다.

목차

1. 실험과정 및 실험결과
1) 중첩의 원리
2) Thevenin 등가회로
3) 최대 power 전달
4) reciprocity 정리

2. 실험결과 분석
1) 중첩의 원리
2) Thevenin 등가회로
3) 최대 power 전달
4) reciprocity 정리

3. 실험 결론

본문내용

처음엔 전압원을 건드리지 않고 각 저항에 흐르는 전류와 전압을 측정한다. 측정이 끝난 뒤 전압원을 제거한다. 전압원을 제거한다는 의미는 VS2를 SHORT 시키는 의미와 같다. 이때 실험 시 연결된 DC power supply의 입력전압을 0V로 해주었다. 만약 DC power supply의 내부저항이 존재한다면 정확히는 SHORT가 아니라 아주 작은 저항이 존재하는 것과 같다. 따라서 이러한 요소가 회로의 오차에 작용할 수 있다. VS2=0일 때의 각 저항에 흐르는 전류와 전압을 측정한 다음 VS2를 다시 4V로 상승시키고 VS2를 0V로 SHORT 시킨다. 이후 각 저항에 흐르는 전류와 전압을 측정한다. 여기서 주목해야할 값은 바로..

<중 략>

각 측정값과 이론값의 오차는 한자리대로 크지 않았다. 이러한 결과 값으로 확인해야 할 것은 바로 각각의 전압원만 존재할 때 회로에 주는 전압, 전류의 합이 동시에 존재할 때의 결과와 같은지 확인하는 것이다. 먼저 예비보고서에서 이론값을 확인했으므로 측정값으로 확인한다.
다음과 같이 각각의 전압원만 존재할 때 회로에 주는 전압, 전류의 합이 동시에 존재할 때의 결과와 같은지 확인하였다. 따라서 다음 회로에서 중첩의 원리가 작용하는지 알 수 있다.

참고 자료

없음
블랙핸드
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

  • 한글파일 9주차 예비보고서 AC입력에 대한 RLC회로의 PHASOR 해석 4페이지
    실험 설계 실험(2) 9주차 실험보고서 AC 입력 RLC 회로의 phasor ... 실험과정 예상되는 결과 4.1 KVL 법칙 ① 함수발생기와 oscilloscope ... Phasor diagram을 이용하여 KVLKCL 법칙이 성립함을 실험한다
  • 한글파일 3주차 결과보고서 저항의 합성 KCL/KVL 법칙 7페이지
    실험 설계 실험(2) 3주차 실험보고저항의 합성 KCL/KVL ... 실험과정 실험결과 4.1 저항의 합성 (1) [그림 1]과 같이 회로를 ... 3.73mA 4.96mA 6.18mA (6) (결과보고서 항목) P `=
  • 한글파일 KVL , KCL 예비보고 7페이지
    3주차 예비보고서 (1) 실험 목적 저항의 합성 KCL/KVL 법칙에 ... (3) 예비보고서 3.4.1 저항의 합성 (1) [그림 1]과 같이 회로를 ... /병렬 합성과 회로의 가장 기본적인 법칙KVLKCL을 실험적으로 입증하는
  • 워드파일 (A+) 일반물리학실험2 직류회로 9페이지
    물리학도를 위한 물리실험(Ⅱ) 4주차 보고서 직류회로 실험 목적 여러 개의 ... 합성저항 직렬 연결 KCL에 따라 직렬 연결된 저항기에는 모두 같은 전류 ... 제2 법칙 (전압 법칙, KVL) 폐회로에서 모든 전압의 합(공급-강하)은
  • 한글파일 부산대 일반물리학실험2 직류회로 결과보고서 A+ 11페이지
    일반물리학실험(Ⅱ) 보고서 일반물리학실험(Ⅱ) 실험보고서 1. ... [그림 4] KVL 원리 설명 회로에서 가해진 전원전압은 저항체 3개로 나누어져 ... 실험 기구 재료 직류전원장치, 색띠를 검은색으로 가린 저항, 보라색 점프선
더보기
최근 본 자료더보기
탑툰 이벤트
4주차 결과보고서 저항의 합성 및 KCL/KVL 법칙
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업