[Flowrian] 패턴 감지 마이크로시퀀서 회로의 Verilog 설계 및 시뮬레이션 검증
- 최초 등록일
- 2011.09.28
- 최종 저작일
- 2011.09
- 12페이지/ 압축파일
- 가격 1,500원
소개글
패턴 감지 (Pattern Detection) 은 클럭에 동기되어 연속적으로 입력되는
‘1’과 ‘0’의 입력 스트림에서 일정한 패턴을 찾는 동작을 의미한다.
본 문서에서는 패턴을 감지하는 회로를 마이크로 시퀀서 (Microsequencer) 회로로 구현한다.
마이크로 시퀀서는 롬 (ROM)을 이용하여 제어신호를 발생시키는 유한상태머신으로서
롬에 저장된 바이너리 데이터가 출력되어 제어신호를 생성한다.
그러므로 롬의 내용을 변경함으로써 제어회로의 동작을 가변 시킬 수 있다.
설계는 Verilog 언어를 이용하여 모델링 되었으며,
테스트벤치도 Verilog로 작성하여 시뮬레이션으로 논리동작을 검증하고
결과 파형을 분석하여 설계가 올바로 되었음을 증명한다.
(주)시스템 센트로이드의 Flowrian으로 설계되었으며
Verilog 소스를 포함하여 Flowrian 관련 모든 데이터가 제공된다.
목차
1. 패턴 감지 마이크로 시퀀서의 Verilog 설계 및 검증
● 패턴 감지 회로의 동작 사양
● Moore 타입 상태도
● 마이크로 시퀀서 기본 구조
● 마이크로 시퀀서 구조 설계
● 입출력 단자
● Verilog 모델
● 테스트벤치 Verilog 모델
● 시뮬레이션 결과 파형 분석
본문내용
마이크로 시퀀서의 기본 구조를 설명하고 예제 회로로서 패턴 감지 회로를 설계하는데
마이크로 시퀀서의 제어 논리를 설계하는 과정을 단계별로 - 마이크로 시퀀서 기본 구조,
마이크로 시퀀서 구조 설계, 입출력 단자, Verilog 모델, 테스트벤치 Verilog 모델,
시뮬레이션 결과 파형 분석 의 순서로 설명한다.
Verilog 언어를 이용하여 마이크로 시퀀서 설계를 배우려는 분에게 도움이 된다.
참고 자료
없음
압축파일 내 파일목록
PatternDetectorMS_design_20110928.zip
PatternDetectorMS_v1_20110928.pdf