정전류원과 전류-전압 변환 회로 예비보고서
- 최초 등록일
- 2008.08.31
- 최종 저작일
- 2008.04
- 11페이지/ 한컴오피스
- 가격 1,500원
소개글
정전류원과 전류-전압 변환 회로 예비보고서 입니다
목차
1. 이론
GENERAL PURPOSEJ-FET
최대 허용 전압
정전류원
노턴의 정리의 적용
3. 실험절차.
본문내용
정전류원
정전류원(CC, Constant Current source)
- 부하에 관계없이 일정한 출력전류를 내어 주는 공급기
- 실제 정전류원의 내부저항은 무한대가 아님
- 부하 효과발생
노턴의 정리의 적용
1단계: 노턴 등가 회로를 구하고 싶은 두 단자를 단락시킨다.
2단계 단락된 단자를 통해 흐르는 전류()을 구한다.
3단계: 모든 전원을 그들의 내부 저항 값으로 대체시키고(이상적인 전압원은 단락시키고이상적인 전류원은 개방시킨다) 개방된 두 단자 사이의 저항 값()을 구한다.()
4단계: 원래 회로에 대한 완전한 노턴 등가를 만들기 위하여 과 을 병렬로 연결한다.
노턴 등가전류 은 회로의 두 출력 단자 사이의 단락-회로 전류이다.
노턴 등가 저항 은 주어진 회로의 모든 정원을 각 전원의 내부 저항 값으로 대체시킨 후 두 출력 단자 사이에서 바라본 합성저항이다.
두 출력 단자 사이에 연결된 소자는 전류원 과 병렬 연결된 을 사실상 ‘바라보게’된다. 예를 들어, 그림-1과 같이 회로의 두 출력 단자와 같이 회로의 두 출력 단자 사이에 연결된 저항)을 갖는 저항성 회로가 있다고 가정한다. 에서 ‘바라본’ 노턴 등가 회로를 구해본다.을 구하기 위해서 그림-2와 같이 단자 A와 B를 단락시키고 두 단자 사이에 흐르는 전류를 계산한다.
참고 자료
Design with Operational Amplifiers and Analog Integrated Circuits