[반도체]RAMBUS 메모리의 구조와 기능
- 최초 등록일
- 2006.04.10
- 최종 저작일
- 2004.04
- 19페이지/ 한컴오피스
- 가격 1,000원
소개글
A+받은 과목입니다.. 많은 도움되길 바래요~~
좋은 자료만 찾아서 정리했습니다..
목차
Ⅰ. Rambus Memory의 구조와 기능
1. Rambus Memory System의 개요
2. DATA BUS
3. Row address 및 control
4. Column address 및 control
5. Normal bus clock
6. Serial bus, Clock, 그리고 Command line
7. Voltage reference
8. Rambus Memory device
Ⅱ. Rambus DRAM (Dynamic Random Access Memory)
1. 개요
2. SDRAM 과 DRDRAM
3. 클럭의 전송
4. 동작과 특징
5. RSL (Rambus Signaling Level)
6. 장점
7. 단점
8. 대역폭과 레이턴시 - 두가지의 메모리성능
Ⅲ. 참고 자료
본문내용
Ⅰ. Rambus Memory 구조와 기능
Direct Rambus DRAM은 기종의 DRAM 기술을 사용하지만 매우 빠른 메모리 시스템을 지원하기 위하여 고속 인터페이스(high speed interface)를 내장하고 있다. Rambus사의 초기제품이었으며, 500MB/sec 까지 속도를 지원하며, 아주 성공적인 제품이었다. Direct Rambus 메모리 시스템은 two byte wide data bus의 구조를 갖고 있으며 1.6GB/sec 의 데이터 속도(data rate)를 지원하며, 인텔사의 ‘1999 프로세서 제품군 중의 하나에 프로세서 메모리 구조로 채택되었다. 모든 메모리 공급업체들은 현재 Direct Rambus 구조를 이용하여 64MB, 144MB의 제품들을 공급하고 있다. 우선적으로 Direct Rambus 메모리 구조를 요약하여 보면 다음과 같다.
1. Rambus Memory system의 개요
Direct Rambus 메로리 시스템은 high speed 데이터 및 컨트롤 버스(bus)를 사용하여 최대 32개의 메모리 제품이 메모리 컨트롤러에 연결되어질 수 있도록 되어있다.
모든 버스(Bus)는 각각의 메모리에 직접적으로 연결됨으로써 스터브(stubs), 스큐(skew), 노이즈(noise)등을 최소화시킬 수 있도록 되어 있다. 이 스스템은 1개의 RDRAM에 의해서도 충분히 동작되어 질 수 있으며 추가적으로 최대 32개의 제품을 업그레이드(Up - grade)할 수 있어, 최대 144Mb x 32 (576MBytes)까지 제공할 수 있다. 클럭 제너레이터(Clock generator) 칩은 400MHz를 공급하며 버스를 다라서 메모리 컨트롤러에 전달되며, 또는 버스를 통해서 터미네이터(terminator)로 이동된다.
모든 데이터 동작은 16 byte 패킷(packets)으로 구성되며, 그 속에는 byte enable mask bits 가 포함되어 있어, 쓰기(write) 기능을 위한 byte granularity 기능을 제공한다. RDRAM은 8-bit byte 또는 9-bytes로 가능하다. 여기에서는 9-bit byte를 주로 예로 들며 결국 18-bit 와이드 데이터 버스를 설명할 수 있다.
참고 자료
http://www.rambus.com/
http://www.realworldtech.com