디지털 회로실험 예비 레포트 플립플롭에 대한 이론적인 레포트 입니다.
- 최초 등록일
- 2010.04.17
- 최종 저작일
- 2010.04
- 4페이지/ 한컴오피스
- 가격 1,000원
소개글
디지털 회로실험 예비 레포트 플립플롭에 대한 이론적인 레포트 입니다.
플립플롭의 동작특성 및 진리표/여기표 쿼터스로 작성한 회로도를 함께 보실수 있습니다.
목차
1.실험목적
2.실험장비
3.플립플롭에 대한 이론적 이해
본문내용
1. 실험목적
1) RS, JK, D, T FlipFlop에 대해 이론적인 뜻을 이해한다.
2) 플립플롭에 대한 동작 특성을 이해하고 기본 회로구성을 이해한다.
3) 실습에 앞서 쿼터스를 통해 회로를 구성하고 시뮬레이션 해본다.
2. 실험장비
1) PC, Quartus II Program
2) DC 전원 공급기, 브레드보드, TTL IC, 저항, 전선, LED 등등.
3. 플립플롭에 대한 이론적 이해
-플립플롭이란 무엇인가?
1 비트의 정보를 보관 유지할 수 있는 회로이며 순차 회로의 기본 구성요소이다. 컴퓨터의 주기억장치나 CPU 캐시, 레지스터를 구성하는 기본 회로중 하나이다. 조합 회로를 단순하게 하여 조합 논리를 실현하는 회로가 아니고, 입력에 대하여 지연된 하나의 출력을 입력에 피드백 하는 것으로 정보를 보관 유지하는데 사용하는 특징이 있다. 이것을 조합 회로에서 일반적으로 음의 성질로 여겨지는 입력 신호에 대한 출력 신호의 지연을 피드백, 루프를 구성하는 것으로 반대로 사용한 것이 흥미롭다. 플립플롭은 구조상 휘발성이다. 즉 정보는 전원이 있을 때만 보관 유지되며 전원이 차단되면 정보는 사라진다. 플립플롭으로 구성하는 램을 에스램 (SRAM)이라고 부른다.
- 간단히 요약하자면 우리가 흔히 쓰는 메모리를 구성하는 기본 회로이다.
- 조합논리회로와는 달리 정보를 저장할 수 있다는 것이 가장 큰 특징.
- 종류에는 Asynchronous RS FlipFlop(이하 F/F), Synchronous RS F/F, D F/F, JK F/F, T F/F 4가지가 있다.
1) RS Letch
입력신호 RS에 대하여 출력신호가 결정되는 플립플롭, 클럭에 상관없이 바로 출력결과가 나온다.
참고 자료
없음