[논리회로실험]실험9결과보고서 A.D& D.A Converter
- 최초 등록일
- 2010.04.12
- 최종 저작일
- 2009.03
- 10페이지/ MS 워드
- 가격 1,000원
소개글
[논리회로실험]실험9결과보고서 A.D& D.A Converter
실험결과 사진 및 시뮬레이션 결과해석 모두 포함
목차
(1) D/A converter
(2) A/D converter
본문내용
(1) D/A converter
1) 그림 4의 회로를 구성한다.
2) Single pulse clock으로 single pulse를 가하여 D/A converter의 출력을 측정한다.
3) 주파수 발생기를 이용하여 계단 파형(1KHz)이 나오는지 관찰하고 파형을 그려라.
<실험1 회로 구성 시뮬레이션>
기본 파형 사진인데 1kHz의 계단 파형으로 총 10개가 계단 모양으로 출력 됨을 확인 할 수 있다. 시뮬레이션 결과에서도 10개의 계단 파형이 출력 됨을 확인 할 수 있다.
4) 저항 Rf를 2.7KΩ으로 바꾸고 출력 파형을 그려라.
※ 2.7kΩ이 없어서 1.5kΩ을 대신 연결하고 실험하였음..
OP-Amp에서 Rf의 크기에 따라 증폭이 되는데 흔히 R1, R2가 있을 때 로써 여기선 R2가 Rf가 되는데 그 값이 줄어 듬으로써 증폭이 작아져 그 진폭이 줄어들지만 파형의 모양은 그대로 임을 확인 할 수 있다. 시뮬레이션
4) Counter에 pulse 1개를 인가한다. 그러면 OP amp의 출력을 변화시킬 것이다. 이제 op- amp의 출력이 변할 때까지 천천히 2번 핀의 전압을 증가시키며 전압을 측정한다.
Reset 파형 pulse 입력 파형 출력 변화 파형
OP-Amp 의 출력 파형이 변하는 순간의 전압 값 : -4.67 (V)
카운터를 0으로 리셋을 시키고 시작하는데 그 때의 파형은 첫 번째 사진의 그림이다. 그때 펄스를 입력 시키게 된다. 이때 파형이 변하게 되는데 그 사진이 2번째 사진이다. 그 후 출력 파형의 변화를 확인하기 위해 가변 저항의 값을 돌려보면 -4.67(V)가 되는 시점에서 출력 파형이 위의 마지막 사진과 같이 파형이 변화하였음을 확인 할 수 있다.
5) 주파수 발생기를 1KHz로 바꾸고 op-amp의 반전 입력이 9V로 negative 계형파인지 살펴보고 op-amp의 출력을 관찰한다. 가변 저항을 변화시키면서 op amp의 출력을 기록한다.
i) 14 , -14
9V negative 계형파 VMAX, VMIN 출력 파형
출력 진폭이 9V인 negative 계단 파형인 계형 파를 얻었다. 또한 그 때의 출력 파형의 최대 값과 최소값을 확인하면 큰 한칸이 5V 이기에
참고 자료
없음