• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(1,868)
  • 리포트(1,745)
  • 시험자료(50)
  • 자기소개서(37)
  • 방송통신대(24)
  • 논문(8)
  • 서식(3)
  • 이력서(1)

"Digit Logic" 검색결과 1-20 / 1,868건

  • 워드파일 서강대학교 디지털논리회로실험_2 Digital logic gate
    디지털 논리회로 실험 결과 보고서 2주차 Digital logic gate 5조 20161510 윤수찬 1. 실험제목 : Digital Logic gate 2. ... 이론 logic signals and gates 디지털 논리회로에서 bit 표현에 사용되는 논리값 0(low)과 1(high)은 활용되는 체계에 따라 여러 형태의 물리적인 양으로 표현된다 ... 디지털 논리회로에서 기본적인 함수는 AND, OR, NOT로 구성되며 이들을 이용해 임의의 조합형 디지털 논리회로를 구현할 수 있다.
    리포트 | 21페이지 | 1,000원 | 등록일 2020.08.12
  • 한글파일 [전자회로실험2]보고서3주차-Digit Logic
    [전자회로실험2] Digit Logic [실험목적] 디지털 로직 게이트를 기초로 하여 의 동작을 이해한다 MOSFET의 동작을 이해한다. ... logic에 많이 사용된다. ... [실험이론] -Logic gate 특징들 MOSFET은 전압을 인가해서 구동하는 Voltage controlled devise이다.
    리포트 | 8페이지 | 3,000원 | 등록일 2023.12.26
  • 한글파일 서강대학교 디지털논리회로실험 - 실험 2. Digital Logic Gates 예비 보고서
    디지털논리회로실험 예비 보고서 [2주차] 실험 2. Digital Logic Gates 1. ... 참고문헌 1) Stephen Brown & Zvonko Vranesic, Fundamentals of Digital Logic with VHDL Design, 3판, McGraw-Hill ... , 2009 2) 서강대학교 전자공학과, 디지털 논리회로 실험, 서강대학교, 2017
    리포트 | 7페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 한글파일 서강대학교 디지털논리회로실험 - 실험 2. Digital Logic Gates 결과 보고서
    디지털논리회로실험 서강대학교 전자공학과 2017년 2학기 결과레포트 실험2. Digital Logic Gates 실험2. Digital Logic Gates 1. 실험목적 1. ... Vranesic, 'Fundamentals of Digital Logic with VHDL Design', 3rd Edition, McGraw Hill, 2009 ii) 디지털 논리 ... 회로 실험 2주차 실험 매뉴얼, 서강대학교 전자공학과 iii) 디지털 논리 회로 실험 2주차 구교재, 서강대학교 전자공학과
    리포트 | 10페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 워드파일 term project - ALUs (Arithmetic logic units)를 이용한 다기능 디지털 시계 설계
    번 및 이 름 학 과 전자공학과 ALUs (Arithmetic logic units)를 이용한 다기능 디지털 시계 설계 0. ... 요약 (Abstract) 이번 학기 프로젝트의 주제는 ALUs (Arithmetic logic units)를 이용한 다기능 디지털 시계 설계이다. ... Term Project Subject : 기초전자회로 및 실험 2 Theme : ALUs (Arithmetic logic units)를 이용한 다기능 디지털 시계 설계 담당교수 학
    리포트 | 14페이지 | 1,000원 | 등록일 2023.06.22 | 수정일 2023.06.25
  • 파일확장자 연세대학교 기초디지털실험 3주차 결과레포트 (combinational logic)
    of this experiment is to implement RGB decoder and LED DEMUX, which corresponds to the combinational logic
    리포트 | 10페이지 | 5,000원 | 등록일 2021.08.18 | 수정일 2022.12.15
  • 파일확장자 연세대학교 기초디지털실험 3주차 예비레포트 (combinational logic)
    Combinational Logic : MUX/DEMUXCombinational Logic circuits are memoryless digital circuit, which means
    리포트 | 7페이지 | 1,500원 | 등록일 2021.08.18 | 수정일 2022.12.15
  • 파일확장자 연세대학교 기초디지털실험 4주차 결과레포트 (sequential logic)
    ObjectiveThe objectives of this experiment is understanding the sequential logic andimplementing them
    리포트 | 16페이지 | 5,000원 | 등록일 2021.08.31 | 수정일 2022.12.15
  • 파일확장자 연세대학교 기초디지털실험 4주차 예비레포트 (sequential logic)
    It is quite important for logic circuit, because digital circuit usually use the clock signal for synchronization.They ... sequential circuits usually use the regular pulse with constant frequency, fast varying edges, and correct logic
    리포트 | 6페이지 | 2,500원 | 등록일 2021.08.31 | 수정일 2022.12.15
  • 파일확장자 A+학점인증 디지털시스템설계 과제2 보고서 Combinational Logics(코드, 설명 포함)
    목표 - 주어진 논리 회로에 대해 VHDL프로그램을 이용하여 설계하고 test bench를 이용하여 시뮬레이션을 하여 결과를 확인할 수 있다.1. Write a VHDL program of 74X381.2. Write a VHDL programs of 4-input, ..
    리포트 | 8페이지 | 3,000원 | 등록일 2021.04.07
  • 워드파일 서강대학교 21년도 디지털논리회로실험 2주차 보고서 (A+자료) - Logic Gates, FPGA
    디지털논리회로실험 2주차 실험 보고서 목적 - TTL logic gates의 동작 방법을 익히고, Logic level과 noise margins, fanout에 대해 이해한다. - ... 이론 2.1 Logic signals and gates 디지털 논리 값은 0(low)와 1(high)가 있는데, 기본적인 함수 AND, OR, NOT, NAND, NOR를 이용해 디지털 ... DIO2를 입력한 회로 그림12 – 왼쪽 위부터 00,01,10,11 입력과 출력 입력1과2에 DIO0, DIO1을 연결하여 4개의 경우의 수(00,01,10,11)를 입력하고 출력을 DIgital
    리포트 | 20페이지 | 2,000원 | 등록일 2022.09.18
  • 파일확장자 [A+보장]한양대에리카A+맞은 레포트,논리설계실험,디지털 IC 개요, 조합논리회로,Combinational Logic Circuit
    디지털 IC아날로그 회로는 연속적인 범위의 전압을 입출력하며, 논리 게이트와 같은 디지털 회로는 0과 1을 나타내기 위해 이산적인 범위의 전압으로 제한한다.예를 들어 전선의 전압, ... 실험 목적디지털 IC 개요 알 수 있고, 조합논리회로를 활용하여 카르노 맵을 이해할 수 있다.Chapter 2. 관련 이론1. ... 디지털 논리회로는 조합회로와 순차회로 분류된다. 조합회로는 현재의 입력 값에 의해서만 출력 값이 결정되는 회로이고, 예를 들어 논리 게이트가 있다.
    리포트 | 9페이지 | 2,500원 | 등록일 2024.05.21
  • 워드파일 9 Digital Logic 예비
    Digital Logic 예비보고서 > 20133172 채 현 실험 목적 ◎ 트랜지스터를 이용하여 Inverter 및 NOR gate를 구성한다. ◎ 입력전압에 따른 Inverter ... NOR gate는 OR 게이트와 반대로 부정 논리합을 구현한 디지털 논리 회로로 사용한다.
    리포트 | 3페이지 | 1,000원 | 등록일 2017.10.06
  • 워드파일 9 Digital Logic 결과
    Digital Logic 결과보고서 > 20133172 채 현 실험 결과 < Inverter 회로에서 Vi에 0V 를 인가 > < Inverter 회로에서 Vi에 5V 를 인가 > ... < NOR gate logic 회로에서 = 0V , = 0V 를 인가 > < NOR gate logic 회로에서 = 0V , = 5V 를 인가 > < NOR gate logic 회로에서 ... 또, NOR gate Logic 회로에서는 의 형태로 동작한다. 이는 이 회로가 NOR gate Logic 회로로 동작한다는 것을 의미한다.
    리포트 | 3페이지 | 1,000원 | 등록일 2017.10.06
  • 워드파일 2 MOSFET Digital Logic Gate 결과
    MOSFET Digital Logic Gate 결과보고서 > 20133172 채 현 실험 결과 [ 실험 1 MOSFET NAND GATE ] ( Active Load를 이용한 NAND ... 그렇기 때문에 디지털 회로는 저항이나 다이오드를 쓰지 않고 MOSFET만을 이용하여 설계하여 고집적으로 VLSI 회로를 만들 수 있다. ... M2와 M3이 NAND Logic 을 결정하는 회로이다.
    리포트 | 3페이지 | 1,000원 | 등록일 2017.12.27
  • 한글파일 [대충] 결과 Digital logic
    전자회로실험(결과보고서) 실험 : Digital logic 1. 결과보고 사항 Vi Vo 0 4.88V 5 7.2mV ?Inverter ? ... 검토사항 1-2, 2-1학기 때 논리회로 시간에 배운 NOT gate와 NOR gate는 이론 책의 기호로 표기되어 있었으며, 디지털공학실험에서 칩으로 간단히 되어있었기에 원리를 모르고
    리포트 | 2페이지 | 1,000원 | 등록일 2015.01.17
  • 한글파일 [대충] 예비 Digital logic
    전자회로실험(예비보고서) 실험 : Digital logic 1.
    리포트 | 4페이지 | 1,000원 | 등록일 2015.01.17
  • 한글파일 실험10 Digital logic(결과)
    결과보고서 Digital Logic 실험일 : 제출일 : 학 번 : 이 름 : - 실험에 쓰인 회로 [NOR gate] [NAND gate] - 실험 결과 1)NOR gate V _ ... 하지만 이번 실험은 디지털 로직 실험으로서 어떤 값을 정확하게 찾기보다는 High Low을 판별하는 실험이었기에 실험은 잘되었다고 생각한다. ... Logic의 회로 중에 NOR Gate와 NAND Gate를 설계해 실험적으로 확인해보는 실험이었다.
    리포트 | 3페이지 | 1,000원 | 등록일 2014.12.11
  • 한글파일 실험10 Digital logic(예비)
    예비보고서 Digital Logic 실험일 : 제출일 : 학 번 : 이 름 : - 실험목적 트랜지스터의 이용하여 inverter 및 nor gate를 구성한다. ... 5 0.2 5 5 0.2 -실험 방법 (1)Inverter를 그림의 회로와 같이 연결 한 후 V1의 값을 0V와 5V를 인가한 후 출력 전압을 측정 한다. (2)NOR gate logic
    리포트 | 4페이지 | 1,000원 | 등록일 2014.12.11
  • 한글파일 08.Digital logic 예비
    Digital logic 예비 실험목적 ① 트랜지스터를 이용하여 Inverter 및 NOR gate를 구성한다. ② 입력전압에 따른 Inverter 및 NOR gate 출력 전압을 ... 실험장비 직류전원 디지털 멀티미터 다이오드 2개 저항 1kΩ 1/2W 2. ... NOR gate ① 그림2와 같이 NOR gate logic 회로를 연결한다. ② V1=V2=0V으로 전압을 인가하고 출력 전압을 측정한다. ③ V1=5V, V2=0V로 전압을 인가하고
    리포트 | 5페이지 | 1,000원 | 등록일 2012.11.05
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
AI 챗봇
2024년 06월 16일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
2:30 오후
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기