• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

병렬가산기 설계 결과보고서

*동*
개인인증판매자스토어
최초 등록일
2021.10.01
최종 저작일
2018.04
5페이지/한글파일 한컴오피스
가격 1,500원 할인쿠폰받기
다운로드
장바구니

* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다. 이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.

소개글

성균관대 논리회로실험 레포트입니다

A+받은 레포트입니다.

목차

1. 실험 목표

2. 실험 결과
1) 소스 코드
2) 테스트 벤치 코드
3) Wave Form

3. 고찰

본문내용

1. 실험 목표

4비트짜리 병렬 가산기에서 더 심화된 형태인 10비트짜리 병렬 가산기의 작동 원리를 이해하고, 이를 동작적/구조적 모델링, schematic 방법으로 작성한다. 그 후 테스트 벤치를 작성하여 조원의 학번 뒤의 세 자리 수 두 개를 더해보고, 결과를 wave form 으로 비교해본다

<중 략>

값이 2진수로 표현되면 파형의 결과를 한눈에 알아보기 어렵기 때문에 10진수의 값으로 표현되도록 설정하였다. 테스트벤치에서 설정해 준 값대로 A의 값에는 80이 되었고 B의 값에는 295값이 입력되었다. 또한 sum에는 그 둘을 더한 값인 80 + 295 = 375가 제대로 출력 되어 제대로 된 설계임을 확인 할 수 있다.
앞에서 말한 것처럼 설계한 방법이 다르기 때문에 동작적/구조적 모델링에는 C_out값이 있고 schematic 방법에는 C_out값 대신 C_in값이 있다. C_in 값은 우리 실험이 조원의 학번을 더하는 것이기 때문에 존재하지 않기에 값이 0이다. 또한 C_out의 값은 학번을 더한 값인 375의 경우 10bit의 내에서 표현 가능하여 11bit쪽으로 Carry되지 않기 때문에 출력 값이 0이다.

3. 고찰

이번 실험은 10bit 병렬가산기를 만드는 실험이었다. 스키메틱방법과, 동작적 모델링, 구조적 모델링의 방법을 통하여 만드는 것이었는데, 구조적으로 10bit이니 만큼 전가산기가 10개가 사용되었다.

참고 자료

없음
*동*
판매자 유형Silver개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

  • 한글파일 논리회로실험 병렬 가산설계 6페이지
    논리회로설계 실험 예비보고서 #3 실험 3. 병렬 가산설계 1. ... 무시하므로 결과값은 00011001이다. (3) 병렬가산기 논리회로 오른쪽의 ... 고찰 이번 예비실험에서는 전 실험에서 설계한 전가산기를 바탕으로 병렬 가산기를
  • 한글파일 논리회로실험 비교기와 MUX, ALU 5페이지
    논리회로설계 실험 예비보고서 #5 실험 5. ... 저장된 결과, 그리고 시프트된 결과들을 저장하기 위한 공간을 가지고 있다 ... 논리식 기능 0 0 0 Y = A A의 전송 0 0 1 Y = A+B 가산
  • 한글파일 병렬 가산설계 결과보고서 7페이지
    실험 결과보고서 #3 실험 3. ... 실험 결과 실험 1. 8비트 병렬 가산기를 설계하시오. (1) Schematic ... 병렬 가산설계 1.
  • 한글파일 03 논리회로설계실험 결과보고서(병렬가산기) 5페이지
    논리회로설계 실험 결과보고서 #3 실험 1. 정류회로 1. ... 이용하여 병렬 가산기를 설계하였다. ... 병렬 가산기를 schematic & 모듈화 방식을 사용하여 설계하였다.
  • 한글파일 A+ / 디지털시스템설계 가/감산기 실험보고 8페이지
    디지털시스템설계 실험 보고서 가/감산기 회로 1. ... 병렬 가산기 3. ... 병렬가산기와 2의 보수를 이용한 병렬 감산기를 제어할 수 있는 회로 2.
더보기
최근 본 자료더보기
탑툰 이벤트
병렬가산기 설계 결과보고서
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업