병렬가산기 설계 결과보고서
- 최초 등록일
- 2021.10.01
- 최종 저작일
- 2018.04
- 5페이지/ 한컴오피스
- 가격 1,500원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
성균관대 논리회로실험 레포트입니다
A+받은 레포트입니다.
목차
1. 실험 목표
2. 실험 결과
1) 소스 코드
2) 테스트 벤치 코드
3) Wave Form
3. 고찰
본문내용
1. 실험 목표
4비트짜리 병렬 가산기에서 더 심화된 형태인 10비트짜리 병렬 가산기의 작동 원리를 이해하고, 이를 동작적/구조적 모델링, schematic 방법으로 작성한다. 그 후 테스트 벤치를 작성하여 조원의 학번 뒤의 세 자리 수 두 개를 더해보고, 결과를 wave form 으로 비교해본다
<중 략>
값이 2진수로 표현되면 파형의 결과를 한눈에 알아보기 어렵기 때문에 10진수의 값으로 표현되도록 설정하였다. 테스트벤치에서 설정해 준 값대로 A의 값에는 80이 되었고 B의 값에는 295값이 입력되었다. 또한 sum에는 그 둘을 더한 값인 80 + 295 = 375가 제대로 출력 되어 제대로 된 설계임을 확인 할 수 있다.
앞에서 말한 것처럼 설계한 방법이 다르기 때문에 동작적/구조적 모델링에는 C_out값이 있고 schematic 방법에는 C_out값 대신 C_in값이 있다. C_in 값은 우리 실험이 조원의 학번을 더하는 것이기 때문에 존재하지 않기에 값이 0이다. 또한 C_out의 값은 학번을 더한 값인 375의 경우 10bit의 내에서 표현 가능하여 11bit쪽으로 Carry되지 않기 때문에 출력 값이 0이다.
3. 고찰
이번 실험은 10bit 병렬가산기를 만드는 실험이었다. 스키메틱방법과, 동작적 모델링, 구조적 모델링의 방법을 통하여 만드는 것이었는데, 구조적으로 10bit이니 만큼 전가산기가 10개가 사용되었다.
참고 자료
없음