2장 연산 증폭기의 비이상적 특성 (결과)
- 최초 등록일
- 2020.06.16
- 최종 저작일
- 2020.05
- 8페이지/ 한컴오피스
- 가격 1,000원
소개글
"2장 연산 증폭기의 비이상적 특성 (결과)"에 대한 내용입니다.
목차
1. 사용 장비 및 부품
2. 실험 방법 및 결과
2.1 옵셋 전압
2.2 부하 효과
2.3 슬루율
3. 결론
본문내용
1. 사용 장비 및 부품
☞ 함수 발생기(RIGOL DG4062)
☞ 오실로스코프(RIGOL DS2102)
☞ 직류 전원 공급 장치(TESTLINK VS-220Q)
☞ 디지털 멀티 미터(RIGOL DM3068)
☞ 연산 증폭기 : 741(2개)
☞ 저항 : 100Ω(2개),1kΩ,10kΩ,100kΩ,200kΩ(2개)
2. 실험 방법 및 결과
2.1 옵셋 전압
2.1.1 실험 회로도
- PSPICE 회로
- 실험 때 한 회로
2.1.2 실험 방법
1) 실험 회로 2-1가 같이 회로를 구성하고 연산 증폭기 출력 전압을 측정하여 입력 옵셋 전압을 구하라. 입력 옵셋 전압은 측정된 전압을 전압 이득으로 나 누어 다음과 같이 구할 수 있다.
2) 연산 증폭기를 바꾸어 실험 1)을 반복하라.
2.1.3 실험 결과
1) 실험결과 Vout 값이 0.98V가 나왔다.
이론값
PSPICE
실험값
입력 옵셋 전압
(Vin)
5mV이하
0.019mV
0.98mV
Vout
5V이하
19mV
0.98V
2) 실험결과 Vout값이 1.8V가 나왔다.
이론값
PSPICE
실험값
입력 옵셋 전압
(Vin)
5mV이하
0.019mV
1.8mV
Vout
5V이하
19mV
1.8V
2.1.4 검토 사항
- 741마다 출력 전압이 차이가 좀 나서 뭐가 더 정확한 값인지 혼란이 왔다.
교수님께서는 작은 값이다보니 741마다 차이가 있는 것이 당연하고 정상범위 안에만 들면 된다고 하셨다. 이론값에서도 5mV만 넘어가지 않으면 정상적으로 작동하는 것이라고 나와있다. 다음에 이 관련 실험을 할 때 5mV가 넘지 않으 면 정상인 것으로 간주하고 넘어가야 겠다. 그리고 이 실험을 할 때에 18V가 넘는 전압을 인가하면 741이 버티지 못하여 터지니 조심해야한다. 한 실험생 중 합선이 발생해 741이 터진 사람이 있었다. 합선이 나지 않도록 회로 구성에 도 신경을 많이 써야했다.
참고 자료
없음