아주대학교 기계공학기초실험 A 자료 : 결과보고서 증폭기 실험
- 최초 등록일
- 2019.10.12
- 최종 저작일
- 2018.09
- 9페이지/ 한컴오피스
- 가격 1,500원
목차
1.실험목적
2.실험이론
3.실험장치
4.실험방법
5.실험결과
6.실험고찰
7.결론
본문내용
실험 목적
- 연산증폭기의 용도, 구조, 원리에 대해 이해하고, 실제로 반전 증폭기, 비 반전 증폭기를 만들어 입력 값을 증폭하여 출력하는 과정을 해 본다.
실험 이론
1. 연산 증폭기 기초
- 연산증폭기란, 고증폭도를 가지고, 아날로그 신호의 가산, 감산, 적분 등의 연산이 가능한 증폭기이다.
- 아날로그 회로에서 매우 널리 사용되는 유용한 소자
- 연산증폭기는 배의 높은 전압 이득을 갖는 자동입력, 단일 출력형의 직류 증폭기이다. 이론상으로는 전압이득, 입력저항이 무한대의 값을 가질 수 있고, 출력저항은 0의 값을 가질 수 있으며, 주파수대역은 0에서 무한대의 모든 값을 가질 수 있다.
- OP amp : +, - 입력단자에 인가된 전압의 차이를 일정한 비로 증폭하여 출력단자로 보내는 기능. 외형은 다양한 형태를 가지며, 내장된 증폭기 개수와 추가기능에 따라 핀 수가 변함.
2.연산증폭기 응용
1) 반전증폭기 (Inverting amplifier)
=> 입력 값이 증폭되어 출력이 됨 + 극성이 반전되어 출력됨
-> +, - 입력단자의 전압은 같다. (가상쇼트)
-> 입력단자로는 전류가 들어가거나 나오지 않음.
-> 저항 R1 양단의 전위차가 이고, R2 양단의 전위차가 이다. 규칙 2에 의해 -입력단자의 전류 유출입이 없으므로, Kirchhoff 법칙에 의해 이 됨. 이를 정리 시, 이 된다. (입력신호와 출력신호의 증폭비)
2) 비 반전 증폭기 (Non-inverting amplifier)
=> 입력 값이 증폭되어 출력이 됨 + 극성이 반전되지 않고 출력됨
-> 위의 회로에서, , 증폭비는
(1 이상의 증폭비 밖에 설정할 수 없다.)
참고 자료
https://blog.naver.com/leonard100/220257844947