• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

[논리회로] 플립플롭

*규*
최초 등록일
2003.08.14
최종 저작일
2003.08
12페이지/한글파일 한컴오피스
가격 1,000원 할인쿠폰받기
다운로드
장바구니

소개글

각각 플립플롭의 이론과 진리표 회로도
또한 이 플립플롭으로 3비트 카운터 설계하는 과정을 6단계로 나우어 자세히 설명하였습니다.
절대 후회하지 않으실 겁니다.

목차

레치와 플립플롭의 차이점
플립플롭
RS 플립플롭
JK 플립플롭
D 플립플롭
T 플립플롭
비동기 입력신호
3비트 카운터 설계

본문내용

1. Latch와 Flip Flop의 차이점
Latch와 Flip Flop은 한 비트의 정보를 기억할 수 있는 기억소자로서 2진 셀(cell)이라고도 한다. 그러나 각각 enable과 clock 신호에 의해서 동작한다는 차이점이 있다. 즉, latch의 경우 입력신호가 그대로 출력신호가 되기 위해서는 enable입력에 적절한 신호가 가해져야 한다. Flip Flop의 경우는 입력신호가 그대로 출력신호가 되기 위해서는 clock 입력에 적절한 edge전압(상승 edge와 하강 edge)이 가해져야 한다.
일반적으로 pulse 지속시간에서 작동하는 flip flop을 latch라 하고, pulse transition에서 작동하는 flip flop을 register라 한다.
즉, latch는 레벨 트리거(level trigger)에 의해서 동작되고, flip flop은 에지 트리거(edge trigger)에 의해서 동작한다.

2. Flip Flop
- 일정한 기준 시점에서만 회로를 해석하고 그 시간 간격 동안 그 값을 기억, 유지한다. Flip-Flop의 기억시간은 clock주기이다.

2-1. RS Flip Flop
RS Flip Flop은 clock인가시, S가 1이면 출력은 세트(Q=1)되고, R이 1이면 출력은 리셋(Q=0)되며, S=R=0인 상태는 출력에 어떤 변화도

참고 자료

없음
*규*
판매자 유형Bronze개인

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
탑툰 이벤트
[논리회로] 플립플롭
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업