실험8-카운터-예비레포트
- 최초 등록일
- 2017.03.07
- 최종 저작일
- 2016.06
- 13페이지/ MS 워드
- 가격 1,000원
목차
1. 실험 목적
2. 관련 이론
3. 실험방법 및 순서
4. 실험 예비 문제
본문내용
1 실험 목적
플립플롭을 이용한 이진, 십진 카운터에 대해 공부하고 회로로 구현해 본다.
J-K 플립플롭을 활용한 동기식 이진 가감산 카운터에 대해 공부하고 회로로 구현해 본다.
2. 관련 이론
플립플롭(flip-flop)과 래치(latch)는 두 개의 안정된(bi-stable) 상태 중 한 개의 상태를 가지는 1비트 기억소자 플립플롭과 래치도 게이트로 구성되지만 조합논리회로와 달리 궤환(feed back)이 있다. 래치 회로는 플립플롭과 유사한 기능을 수행 출력 Q와 반전 출력 를 가진다.
2.1 비동기식 카운터
비동기 카운터는 첫 번째 플립플롭의 CP(clock pulse) 입력에만 클록펄스가 입력되고, 다른 플립플롭은 각 플립플롭의 출력을 다음 플립플롭의 CP 입력으로 사용한다. 즉, 플립플롭의 출력 전이가 다른 플립플롭을 트리거시키는 원인으로 작용한다. 비동기 카운터는 리플(ripple) 카운터라고도 부르고 카운터에서 구별되는 상태의 수가 m일 때 modulo- m(간단히 mod- m; m 진)의 카운터이다.
참고 자료
없음