MOSFET을 이용한 2단 증폭기 설계
- 최초 등록일
- 2014.06.10
- 최종 저작일
- 2013.12
- 8페이지/ 한컴오피스
- 가격 2,500원
* 본 문서는 한글 2005 이상 버전에서 작성된 문서입니다.
한글 2002 이하 프로그램에서는 열어볼 수 없으니, 한글 뷰어프로그램(한글 2005 이상)을 설치하신 후 확인해주시기 바랍니다.
목차
1. 실험과제
2. 실험 부품 및 2N7000 데이터 시트
3. 설계 회로도 및 SPICE simulation
4. 회로의 DC/AC 해석
5.고찰
본문내용
1. 실험과제
MOSFET을 이용해 2단 증폭기 설계하기.
Spec : Gain 80배 이상
Cutoff Frequency 1Mhz
※ VDD 30V, 입력신호 Vp-p : 100mV Sin wave 고정
<중 략>
3. 설계 회로도 및 SPICE simulation
회로설명
- VDD 30V, 입력신호 Vp-p : 100mV Sin wave로 고정되 있으며 나머지 저항, 커패시터를 알맞게 맞추어 Gain 80배 이상, Cutoff Frequency 1Mhz에 가깝게 회로를 설계하였다. 입력 저항에 150Ω의 가변저항과, cutoff frequency를 1MHz로 설정하기위해 1nF의 커패시터를 병렬로 결합하였다. Drain쪽의 미세한 저항의 변화에도 Gain이 심하게 변하는 것을 볼수 있었는데, 이를 알맞게 조절하기위해 두 개의 MOSFET Rd는 모두 1k 가변저항을 써서 사용하기로 하였다.
참고 자료
없음