• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

설계2 CMOS 증폭단 설계(예비)

*종*
개인인증판매자스토어
최초 등록일
2013.06.20
최종 저작일
2013.05
10페이지/한글파일 한컴오피스
가격 1,500원 할인쿠폰받기
다운로드
장바구니

목차

1. MOSFET 이란?

2. MOSFET의 구조

3-1. Gate 전압이 없을 때
3-2. Gate 전압이 인가되었을 때

4. FET 증폭기의 종류
1) Common Source Amplifier(소스 공통형 증폭기)
2) Common Drain Amplifier(드레인 공통형 증폭기)

본문내용

1. MOSFET 이란?
금속-산화물-반도체 전계효과 트랜지스터(Metal Oxide Semiconductor Field Effect Transistor)이다. 3단자 반도체 소자로서 증폭기, 디지털 논리 반전기 등의 회로 설계에 사용된다. 같은 3단자 반도체 소자인 BJT에 비해 매우 작게 만들 수 있고 제조공정이 간단하며 비교적 적은 전력으로 동작이 가능하기에 직접회로 설계에 가장 널리 사용되는 전자소자이다.

MOSFET은 크게 nMOS와 pMOS로 나누어 지는데 각각의 표기법은 위의 기호와 같다.
각각의 단자는 Source, Gate, Drain으로 구성되어 있다.

2. MOSFET의 구조
소자의 구조는 p형 기판(단결정 실리콘 웨이퍼) 위에 제조된다. 여기에 n+ S와 n+ D영역으로 표시된 고농도로 도핑된 n 영역들이 기판위에 만들어져 있다. 그리고 Source와 Drain 사이에 전기적 절연 특성이 양호한 이산화 실리콘(SiO2)층이 형성되어 있다. 그 위에 금속이 있고 G단자가 위치하고 있다.

3-1. Gate 전압이 없을 때

D->S로 전류가 전도되는 것을 막는다. 두 단자 사이에는 D와 기판 사이에 그리고 S와 기판 사이에도 pn접합이 형되어 약 정도의 저항이 존재하게 되어 전류가 전도되지 않는다.

참고 자료

없음
*종*
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
탑툰 이벤트
설계2 CMOS 증폭단 설계(예비)
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업