Op-amps 결과레포트
- 최초 등록일
- 2010.12.22
- 최종 저작일
- 2010.12
- 14페이지/ 한컴오피스
- 가격 1,000원
소개글
a+ 받은 레포트입니다.
목차
Introduction
Result
Analysis
본문내용
Introduction
연산증폭기의 기본적인 응용 회로인 가산기와 감산기에 대해서 알아보았다.
첫 번째 실험으로 가산기에 대해서 수행하였고, AC와 DC등 다양한 input을 Inverting 입력단자에 주고, Non-inverting은 Ground로 준다음 입력에 대하여 가산기가 어떻게 작동하여 합산된 결과를 출력하는지 살펴보았다. 입력 신호의 여러 가지 property를 변화시켜보기도 하였다.
두 번째 실험에서는 감산기에 대해서 수행하였고, Inverting, Non-inverting 입력단자에 각각 입력 신호를 넣어주고, inverting에 대해서 loop를 형성하였다. 그 후 입력신호의 차이가 어떻게 출력신호에 반영이 되는지를 알아보았다. 이때는 양 전압을 모두 AC 신호로 넣어주었고, 처음에는 주파수와 진폭이 동일한 입력신호를 넣어주었고, 다음에는 진폭이 다른 입력신호를 넣어 그 진폭의 차이가 얼마만큼 증폭되는지를 알아보았다.
Result
Summing Op-Amp
Varying Amplitude, frequency, DC-offset
input의 amplitude를 증가시킴에 따라 Ch1의 첨두치는 물론 Ch2 (output)의 첨두치 역시 증가하였다. Input과 Output의 비율은 1:1 이었고 input이 증가하는 만큼 그에 비례하여 output역시 증가하였다.
주파수의 변화에 따른 output의 반응을 살펴보았다. 1 MHz 의 주파수부터 output의 파형이 무너지는 것을 확인할 수 있다.
본 실험에 사용된 Op-Amp (LF 356 N) 의 S/R (Slew Rate) 는 12이다. 따라서 본 실험에 사용된 circuit 의 최대 주파수를 계산해보면
실제 실험시에도 약 100KHz 까지는 파형이 무너지지 않았으나 1MHz부터 파형이 무너짐을 확인할 수 있었다. 따라서 최대 가능주파수로서 367KHz 는 적절하다고 할 수 있겠다.
참고 자료
Electronic lab 7, 2010
Wikipedia
http://blog.naver.com/lcw1318?Redirect=Log&logNo=50054096957