기초회로실험 - OPAMP 특성실험
- 최초 등록일
- 2009.05.03
- 최종 저작일
- 2008.11
- 7페이지/ 한컴오피스
- 가격 1,500원
소개글
기초회로실험 - OPAMP 특성실험
목차
Chapter 1. 관련 이론(Theoretical Background)
연산증폭기
비반전증폭기
가산증폭기
Chapter 2. 실험결과(Experimental Results)
Chapter 3.결론 및 Discussion
본문내용
연산증폭기
▷정의 : 덧셈이나 적분등의 연산기능을 갖게 할 수 있는 고이득의 직류 증폭기. 연산
증폭기는 두 개의 입력단자와 한 개의 출력단자를 갖는다. 연산증폭기는 두 입력단자 전압
간의 차이를 증폭하는 증폭기이기에 입력단은 차동증폭기로 되어있다. 연산증폭기를 사용하
여 사칙연산이 가능한 회로 구성을 할 수 있으므로, 연산자의 의미에서 연산증폭기라고 부
른다. 연산증폭기를 사용하여서 미분기 및 적분기를 구현할 수 있다. 연산증폭기가 필요로
하는 전원은 기본적으로는 두 개의 전원인 +Vcc 및 - Vcc 가 필요하다. 물론 단일 전원만을
요구하는 연산증폭기 역시 상용화되어 있다.
▽ 차동 증폭기 : 2개의 입력 단자에 가해진 2개의 신호차를 증폭하여 출력으로 하는 회로.
▷ 이상적인 OP AMP의 특성
㉠ 개회로 상태의 이득은 │A v│= ∞가 된다.
㉡ 입력 저항은 R i = ∞가 된다.
㉢ 출력 저항은 R o = 0이 된다.
㉣ 주파수 대역폭이 BW = ∞이다.
㉤ 오프셋(off set ) 전압 및 전류가 0이다 (zero offset ).
㉥ 온도에 따라 특성이 변화하지 않는다 (zero drift ).
▷ 실제적인 OP AMP의 특성
㉠ 높은 전압 이득( A v는∞가 아님)
㉡ 높은 입력 저항( R i가 ∞가 아님)
㉢ 낮은 출력 저항 ( R o = 0이 아님).
㉣ 넓은 주파수 대역폭(BW은 ∞아님).
㉤ 오프셋(off set ) 전압 및 전류가 0이 아님
Chapter 3.결론 및 Discussion
이번실험은 가장 어려운 실험이었다. 일단 3가지를 동시에 해야한다는 부담감도 있었지만 연결 잭이 잘못된 것인지
참고 자료
없음