공통 이미터 증폭기 설계
- 최초 등록일
- 2009.01.28
- 최종 저작일
- 2008.03
- 4페이지/ 한컴오피스
- 가격 1,500원
소개글
공통 이미터 증폭기를 직류 바이어스와 교류 증폭값 들을 고려하여 설게, 구성, 실험한다.
목차
●실험목적
●실험장비
●실험순서:
●Pspice와 예상 결과값 비교하기.
◈실험결과
◈검토 및 토의
본문내용
13. 공통 이미터 증폭기 설계
●실험목적: 공통 이미터 증폭기를 직류 바이어스와 교류 증폭값 들을 고려하여 설게, 구성, 실험한다.
●실험장비: 오실로스코프, 직류전원 공급기, DMM(Digital Multi Meter), 함수발생기,
저항-설계에서 선택된 것, 커패시터-설계에서 선택된 것, 트랜지스터-NPN(2N3904, 2N2219) (1EA),
●실험순서:
⒜ 부품의 선택
그림 13-1.과 같은 CE회로에서 의 값은 트랜지스터의 최대값인 40V보다 작으므로 적당한 값이며, 출력전압의 진폭이 가 되어야 한다. f=1㎑의 중간대역 주파수에 대하여 와 의 커패시터 값을 사용하여야하며, 트랜지스터의 β값은 100정도가 적당하다.
① 에미터 전압
② 직류 동작점에서 콜렉터 전류 를 1㎃로 정한다. 즉 이고, 이때 의 값은 다음과 같다.
③ 의 동작점은 의 1/2인 5V로 정하고, 직류 바이어스 회로의 출력단의 식은 다음과 같다.
여기서 에 걸리는 전압은 다음과 같다.
따라서
④ 교류 전압 증폭율 검토 :
⑤ 입력 임피던스는 인지 조사하고, 과 를 가능한 크게 하되 직류조건 만족하도록 결정한다.
를 사용하여
임을 알 수 있다.
따라서 를 사용한다.
기본 식에 대입하면
우리가 가지고 있는
그리고 100㏀=이므로
이 되지만 규격 저항인 47㏀을 사용한다.
⑥ 의 검토 :
⑦ 의 검토 :
⒝ 설계의 컴퓨터 해석
단계 ⒜에서 얻어진 설계치를 확인하는 windows 컴퓨터 해석은 Pspice를 사용한다. DC레벨과 AC이득을 설계 매개변수와 비교하여 보자.
⒞ CE 회로 구성 및 시험
① 커패시터, 저항 그리고 단계 ⒜과 단계 ⒝에 설계한 트랜지스터 및 설계한 각 저항 값으로 그림 13-1.의 CE 증폭기 회로를 구성하라.
② 로 설정하고 DC전압을 측정하고, 기록하라.
의 값을 측정하라.
참고 자료
없음