기초전자실험 - 19장 공통 이미터 증폭기 설계
- 최초 등록일
- 2023.02.19
- 최종 저작일
- 2020.10
- 14페이지/ 한컴오피스
- 가격 2,000원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
목차
1. 예비 레포트
2. 결과 레포트
본문내용
실험 목적
■ 공통 이미터 증폭기를 설계, 구성하고 시험한다.
■ 직류 바이어스와 교류 증폭값을 계산하고 측정한다.
실험 장비
■ 계측기
- 디지털 멀티미터 (Digital Multimeter : DMM)
- 오실로스코프 (Ocsilloscope)
■ 부품
- 저항 : 설계과정에서 선택
- 트랜지스터 : NPN (2N3904)
- 커패시터 : 설계과정에서 선택
■ 전원
- 직류 전원 공급기 (DC Power Supply)
- 함수 발생기 (Function generator)
내용 및 관련이론
이 실험에서는 그림 19-1과 같은 공통 이미터 증폭기를 설계한다. 먼저 설계과정에서 필요한 트랜지스터 규격과 회로의 동작 조건을 상세히 정의한다. 그림 19-1에 이미터 저항 가 완전히 바이패스(bypassed)된 전압 분배기 증폭기가 나와 있다. 가능하면 실제 회로를 구성하기 전에 컴퓨터를 이용한 설계를 수행하고 테스트하는 것이 좋다. 설계한 회로를 테스트하기 위해 PSpice 또는 Microcap Ⅱ를 사용할 수 있다. 2N3904 (또는 등가) 트랜지스터를 사용하며, 실제 규격은 다음과 같다.
실험 순서
1. 부품 선정
실험에서 설계해야 하는 공통 이미터 회로가 그림 19-1에 나와 있다. Vcc값(20V)은 트랜지스터 최대정격(VcE = 40V, 최대값) 이내에 있으며, 출력 전압 스윙을 3 Vp-p까지 허용한다. 중간 주파수 대역인 f =1kHz에서는 커패시터 값으로 C1 = C2 = 15 ㎌ 와 CE = 100 ㎌이 적당하다. 설계에 있어서 트랜지스터의 β값은 최소 β=138로 고려하라.
3. 공통 이미터 회로 구성 테스트
a. 순서 1의 설계와 순서 2의 해석에서 구한 커패시터, 저항, 트랜지스터를 이용해 그림 19-1의 공통 이미터 증폭기 회로를 구성하라.
참고 자료
Electronic Devices and Circuit Theory 11th
http://blog.naver.com/710hsy/220297022693