• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

디지털논리회로실험 - 제 5장 기본연산회로

*선*
개인인증판매자스토어
최초 등록일
2008.11.28
최종 저작일
2008.10
12페이지/한글파일 한컴오피스
가격 1,500원 할인쿠폰받기
다운로드
장바구니

소개글

제 5장 기본 연산회로


1. 실험 목적 및 기본 개념
실험 목적: 연산회로의 기초가 되는 반가산기, 전가산기, 반감산기, 전감산기의 구성 및
동작 특성을 실험을 통하여 이해하며 학습한다.


2. 실험 과정, 회로도 및 타이밍 다이어그램
그리고 예비실험 및 조사

2.1 반가산기(HA : Half Adder)
반가산기는 [그림 A]와 같이 2개의 1Bit 2진수 A, B를 더하여 그의 합(S)과 자리 올림수(C)를 출력하는 논리 연산회로이다.
....

목차

1. 실험 목적 및 기본 개념
2. 실험 과정, 회로도 및 타이밍 다이어그램
그리고 예비실험 및 조사
2.1 반가산기(HA : Half Adder)
2.2 전가산기 (FA : Full Adder)
2.3 반 감산기(HS : Half Subtracter)

본문내용

제 5장 기본 연산회로


1. 실험 목적 및 기본 개념
실험 목적: 연산회로의 기초가 되는 반가산기, 전가산기, 반감산기, 전감산기의 구성 및
동작 특성을 실험을 통하여 이해하며 학습한다.


2. 실험 과정, 회로도 및 타이밍 다이어그램
그리고 예비실험 및 조사

2.1 반가산기(HA : Half Adder)
반가산기는 [그림 A]와 같이 2개의 1Bit 2진수 A, B를 더하여 그의 합(S)과 자리 올림수(C)를 출력하는 논리 연산회로이다.
S(Sum)는 두 수(A, B)의 합을 의미하고, C(Carry)는 캐리를 의미한다.

2.2 전가산기 (FA : Full Adder)
전가산기는 [그림 A]와 같이 이전 단에서 발생한 자리올림수 (Ci)를 포함하여 2개의 1Bit 2
진수 A, B를 더하여 그의 합(S)과 자리올림수(Co)를 출력하는 3개의 비트를 가산할 수 있는
논리연산회로.

2.3 반 감산기(HS : Half Subtracter)
반감산기는 [그림 A]와 같이 2개의 1Bit 2진수 A에서 B를 빼서 그의 차(D)와 자리빌림수(B)
를 출력하는 논리 연산회로. D는 두 수(A, B)의 차를 의미하고, B는 자리빌림수를 의미.

[그림 A] 반감산기의 블럭도

반감산기의 출력변수 D와 B에 대한 논리식을 최소항으로 표현하면

D = A`B + AB` = A⊕B
B = A`B


[그림 A]와 같이 차와 빌림에 대한 논리식을 구하였으므로 반가산기의 논리회로를 구현함.

[그림 A] 반감산기의 회로도

2.4 전감산기 (FS : Full Subtracter)
전감산기는 [그림 A]와 같이 이전 단에서 발생한 자리빌림수(Bi)를 고려하여 2개의 1Bit
2진수 A에서 b를 빼서 그의 차(D)와 자리빌림수(Bo)를 출력하는 논리 연산회로.

[그림 A] 전감산기의 블럭도

참고 자료

없음
*선*
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

  • 한글파일 [A+] 부산대 기계공학응용실험 PLC 및 모터어 보고서 9페이지
    래더 다이어그램은 논리 AND 연산자의 직렬회로논리 OR의 병렬회로에 ... 시퀀스, 카운터, 타이머, 산술 연산 기능을 첨가시킨 디지털 전자장치’로 ... 디지털 회로 이론에서는 그래프 분석 기법인 카르노 맵과 같은 방법을 사용하여
  • 한글파일 기계공학응용실험 보고서 'PLC실험'(A+) - 부산대학교 기계공학부 7페이지
    이론적 배경 실험에 앞서 PLC의 래더 다이어그램의 기본이 되는 디지털 논리체 ... 출 일 자 : 2020년 11월 30일 출 장 소 : 0 0 0 000호 ... 래더 다이어그램은 논리 AND연산자의 직렬회로논리 OR의 병렬회로에 분석이
  • 한글파일 기계공학응용실험 A+, 9장 PLC 응용실험 5페이지
    이론적 배경 실험에 앞서 PLC의 래더 다이어그램의 기본이 되는 디지털 논리체계의 ... 래더 다이어그램은 논리 AND 연산자의 직렬회로논리 OR의 병렬회로에 ... 예를 통해 익힌 다음, 실험를 통해 배운 내용을 학습하였다.
  • 한글파일 (Jelly) A+ 기초전기전자실험 PLC 10페이지
    PLC란 논리연산, 순서조작, 시한 계수 및 산술 연산 등의 어 동작을 ... 0000000000 000 PLC 어 1.실험 목적 - CNC(Computer ... 경- 릴레이 10개이상의 어반에서는 PLC사용이 더 경적이다 2.
  • 한글파일 기계공학응용실험 - PLC의 활용 결과보고서 14페이지
    래더 다이어그램은 논리 AND 연산자의 직렬회로논리 OR의 병렬회로 분석이 ... 시퀀스, 카운터, 타이머, 산술 연산 기능을 첨가시킨 디지털 전자장치’로 ... 기계공학응용실험 - 실험 9.
더보기
최근 본 자료더보기
탑툰 이벤트
디지털논리회로실험 - 제 5장 기본연산회로
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업