테브낭의정리
- 최초 등록일
- 2008.06.10
- 최종 저작일
- 2008.04
- 7페이지/ 한컴오피스
- 가격 1,500원
소개글
Thevenin`s 정리 이론 이해
Pspice(orCAD)를 이용한 시뮬레이션
실험을 통한 결과값 도출
목차
□Thevenin`s 정리 이론 이해
○개요
○Thevenin`s 정리
○실험 회로도
○Thevenin`s 정리를 이용한 회로 해석
□PSpice시뮬레이션
○실험 회로도 설계
○시뮬레이션결과
○Thevenin`s 등가 회로와 비교
□실험
○실험 회로도 구성
○측정결과
○이론값과 측정값 비교
○결 론
본문내용
□개요
임의의 복잡한 한 회로를 분석하는 데 있어, 유용하게 쓰이는 Thevenin`s 등가회로를
구성한 후 이를 실험을 통하여 증명한다.
□Thevenin`s 정리
두 단자 a,b 사이에 나타나는 임의의 선형회로망은 단일 등가전압 Vth와 단일 등가저항
Rth 로 나타낼 수 있다. 이때, 등가전압은 두 단자를 개방시켰을 때에 두 단자 사이에
나타나는 전압을 의미하며, 등가저항은 두 단자 사이에 존재하는 모든 전원이 내부저항
으로 대체 되었을 때, 두 단자 사이에 나타나는 저항을 의미한다.
□실험 회로도
○필요부품
-저항:820[Ω]×2, 200[Ω]×2, 100[Ω]×1 -DC전압:10[V]
○실험 회로도
-실험 내용
등가전압 Vth와 등가저항 Rth를 구하고 부하저항 RL에 변화에 따른 A-B양단에
흐르는 전압VAB와 전류 IL를 구한다.
□Thevenin`s 정리를 이용한 회로 해석
○등가전압 Vth
-등가전압을 구하기 위해서 AB양단의 부하저항 RL을 제거한다.
-Vth=VA-VB 이므로 전압분배의 법칙을 이용하여 VA와 VB를 구한 후 뺄셈한다.
-VA=
-VB=
-Vth=
○등가저항 Rth
-등가저항을 구하기 위해 Vcc를 단락시켜 회로를 아래와 같이 바꿀 수 있다.
-따라서, Rth=
○Thevenin`s 등가회로의 표현
-위에서 구한 Vth와 Rth를 이용하여 아래와 같이 회로를 간단히 할 수 있다.
Thevenin 등가 회로도
-그럼 부하저항 RL에 변화에 따른 VAB와 IL을 구하여 보자
참고 자료
없음