병렬 RLC 공진 회로(시뮬레이션 자료있음)
- 최초 등록일
- 2007.03.23
- 최종 저작일
- 2007.01
- 6페이지/ 한컴오피스
- 가격 1,500원
소개글
병렬 RLC 공진 회로
목차
§ 실험목적
§ 실험부품 및 사용기기
§ 이론요약
§ 이론보충
§ 실험순서
본문내용
높은 Q회로의 공진주파수
- 그림 10.2-1회로는 C와 L을 병렬연결한 회로이며 RL은 인덕터의 내부저항이다. 이 회로의 Q는 매우 크다고 가정한다. (즉, RL은 XL과 비교하여 매우 작다). 또한 캐패시터의 저항과 회로의 연결도선의 저항은 무시한다.
XL = XC일 때의 주파수에서 높은 Q값을 갖는 병렬회로는 공진되며 이는 직렬회로의 조건과 유사하다. 병렬회로에서는 또 다른 공진조건이 있다. 또한 병렬회로에서는 임피던스의 전력요소 PF가 1일 때 공진된다. 위의 세 조건은 동일한 주파수에서 발생한다.
높은 Q회로에서 공진주파수 fR은 직렬회로의 경우와 동일하게 주어진다.
(10.2-1)
그림 10.2-1
● 총전류
- 그림 10.2-1회로에서 인덕터의 내부저항 RL이 매우 작다면 공전시 캐패시터의 리액턴스 XC는 인덕터의 리액턴스 XL과 거의 유사하다. 그러므로 각 소자에 흐르는 전류는 거의 동일하며 180°의 위상차가 생겨 이 전류의 페이져합인 총전류 IT는 매우 작다. 병렬회로의 임피던스 V/IT이므로 임피던스는 매우 크다(IT가 작기 때문에). 총 전류는 작을지라도 병렬 LC회로에 흐르고 있는 전류는 공진시 매우 크다.
참고 자료
없음