[전기전자공학] op amp 반전증폭기 회로 실험
- 최초 등록일
- 2004.12.09
- 최종 저작일
- 2004.11
- 4페이지/ 한컴오피스
- 가격 1,000원
목차
1. 목적
2. 이론
2.1 OP amp
2.1.1 이상적 OP amp의 특성
2.1.2 OP amp의 기본동작
2.1.3 OP amp의 특성
3.실습 : OP 앰프를 이용한 반전 증폭회로
4.실험 결과
4.1추가 확인 사항
본문내용
2. 이론
2.1 OP amp
OP amp는 연산 증폭기(operational amplifier)의 준말로써, 증폭도가 대단히 큰 전압증폭회로를 말하며 아날로그 IC의 일종이다.
기본적 증폭기는 필수적으로 매우 높은 개방 루프 이득과 고입력 임피던스 및 저출력 임피던스를 갖는 차동 증폭기이다. 초기에는 아날로그 계산기 등에 널리 사용되었으나 최근에는 능동필터, 미적분기, 비교기, 신호변환기, 함수 발생기, 서브 제어기, 통신 기기 등 응용범위가 광범위하게 쓰인다.
2.1.1 이상적 OP amp의 특성
▶ 매우 큰 전압 이득(개방루프 이득, 보통 배)
▶ 매우 큰 입력 임피던스
▶ 매우 작은 출력 임피던스
▶ 무한대의 대역폭
▶ 두 입력 전압이 같을 때 출력 전압은 0
2.1.2 OP amp의 기본동작
OP amp의 입력 단자에는 극성이 있다. 입력 단자는 이 극성에 따라서 증폭되며 출력단자와 어스 사이에는 큰 정전압이나 부전압이 나타난다. 반전 입력 단자의 전위를 기준으로 한 입력 단자 사이의 전위차를 차동 입력 전압이라 한다. 이 전압을 OP amp는 동일 극성으로 증폭한다. 즉, 차동 입력 전압이 (+)일 때 출력 단자와 어스 사이에는 (+)의 출력 전압이 나타나고, (―)의 차동 입력 전압에서는 (―)의 출력 전압이 나타난다.
참고 자료
없음