• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

[A+] 일반 논리게이트 응용 예비보고서

reborn
개인인증판매자스토어
최초 등록일
2023.08.15
최종 저작일
2023.08
16페이지/워드파일 MS 워드
가격 2,500원 할인쿠폰받기
다운로드
장바구니

소개글

"[A+] 일반 논리게이트 응용 예비보고서"에 대한 내용입니다.

목차

1. 실험 목적

2. 이론

3. 실험 내용

4. 예비 보고
1) 3 입력 AND 게이트와 OR 게이트를 2 입력의 회로에 사용할 경우 나머지 한 개의 입력은 어떻게 연결해야 하는지 설명하라.
2) AND, OR, NOT 게이트를 이용하여 NAND, NOR, XOR 게이트를 구현하는 방법을 기술하라.

본문내용

< 실험 목적>
OR Gate, AND Gate, NOT Gate, NAND Gate, NOR Gate, XOR Gate 와 같이 논리회로에서 기본이 되는 게이트들의 기본논리 및 이론, 그리고 동작원리를 공부하고 이해한다.
특히 이번 3주차에서는 NAND Gate, NOR Gate, XOR Gate에 대하여 집중적으로 실험하고 동작원리를 이해할 목적이다.
또한, 이러한 논리게이트들을 이용하여 논리식을 구현하고 진리표를 작성하며 동작을 확인하며 특성을 알아본다.

< 이론 >
부울 논리에서 1과 0은 조건들을 의미하고 양의 논리에서 HIGH는 1을, LOW는 0을 나타낸다. 양의 논리에서는 상대적으로 보다 양인 전압은 1, 반대되는 전압은 0이다. 반대로 음의 논리에서는 보다 양인 전압이 0, 반대되는 전압이 1이다. 음의 논리는 경우에 따라 설계를 단순화하는데 유용하기도 하지만 혼란을 야기하기 쉽다. 예를 들어 양의 논리 AND 게이트에서는 A와 B 두 입력이 모두 HIGH일 때 HIGH 출력을 갖는다. 그러나 음의 논리에서는 A,B두 입력 중 어느 하나만 LOW여도 출력이 LOW가 되므로 이 게이트는 OR게이트가 된다. 두 게이트에 대해 전기적 신호는 동일하나 논리의 정의에는 차이가 있는 것이다. 음의 논리를 다루는 유용한 방법은, 명시된 조건이 참일 때 신호가 LOW라는 것을 나타내기 위해 신호 함수의 명칭 위에 바를 표시하는 방법이다.
ANSI/IEEE 기호에는 수행되는 논리 연산의 형태를 표시하기 위한 작은 기호가 포함되어 있다. 구별되는 모양 기호들은 표준 부울 연산을 즉시 알아볼 수 있게하므로 아직도 매우 널리 사용되고 있다. 양의 논리 기호 또는 등가인 음의 논리 기호로 표현될 수 있기 때문에 논리 네트워크의 분석을 가능케한다. 다른 게이트들중 기본 게이트들로 논리 설계자에게 매우 중요한 게이트가 있다. 그 게이트는 NAND와 NOR게이트로서 각각 AND와 OR의 출력 부분이 반전된다.

참고 자료

없음

자료후기(1)

reborn
판매자 유형Diamond개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

  • 한글파일 디지털 논리회로 실험 4주차 Multiplexer 예비보고서 12페이지
    디지털 논리회로 설계 및 실험 예비보고서 주제 : Multiplexer 소속 ... 일반적으로 n×2n 디코더에서 각 디코더의 AND 게이트에 1개의 입력을 ... Enable 입력 /1G가 high(+Vcc)일때는 output 1Y는 항상
  • 워드파일 전기및디지털회로실험 실험8 예비보고서 6페이지
    실험 명 실험 개요 이론 조사 실험 기기 예비보고서 문제풀이 실험 순서 ... 예비보고서 문제 풀이 (3) 위의 표는 7446의 데이터 시트이고 아래는 ... 1항에서 설계한 회로를 구성하고 그 동작을 확인하라. (6) 예비보고서
  • 워드파일 논리 게이트, 부울의 법칙 및 드모르간의 정리 예비레포트 11페이지
    보고서의 표 7-3에 보인 것과 같이 펄스발생기는 입력 A를 대변하기 위해 ... 논리 게이트, 부울의 법칙 및 드모르간의 정리 예비레포트 1. ... 보고서의 도표 7) 보고서의 표 5-5는 보수 회로에서 발생할 수 있는 몇
  • 워드파일 기초전자회로실험 예비보고서 - 논리회로의 기초 및 응용 3페이지
    전기, 전자, 통신, 컴퓨터공학 기초전공실험, (2011년) , 269p 예비보고서 ... 논리게이트: 디지털 회로의 논리연산을 수행하는 디지털 소자로서 일반적으로 ... 실험 제목: 논리회로의 기초 및 응용 실험에 관련된 이론 1.
  • 워드파일 광운대학교 전기공학과 1학년 실험7 9페이지
    ◆실험 순서◆ 1) 예비보고서 1항에 해당하는 회로를 7400 NAND GATE ... 2) 다음 회로를 구성하고 입력의 변화에 대한 출력값을 확인하라. 3) 예비보고서 ... 3항에서 준비한 회로를 구성하고 진리표를 작성하여 그 동작을 확인하라. 4) 예비보고서
더보기
최근 본 자료더보기
탑툰 이벤트
[A+] 일반 논리게이트 응용 예비보고서
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업