디지털 논리회로 실험 4주차 Multiplexer 예비보고서
- 최초 등록일
- 2021.04.22
- 최종 저작일
- 2019.03
- 12페이지/ 한컴오피스
- 가격 1,500원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
"디지털 논리회로 실험 4주차 Multiplexer 예비보고서"에 대한 내용입니다.
목차
1. 실험 목적
2. 실험 이론
1) 멀티플렉서
2) 74153(2개의 4-input multiplexer)
3) 함수 발생기(Function Generator Using Multiplexer)
4) 디멀티플렉서
3. 실험 준비
1) 멀티플렉서와 부호기(encoder)의 차이를 설명하시오.
2) 4-to-1 Multiplexer 74153, 2-to-1 Multiplexer 74157, 2-to-4 Decoder 74139, 3-INPUT AND 게이트 7411의 datasheet를 확인하시오.
3) 4-to-1 Multiplexer 74153의 EN에 대해 설명하시오.
4) 2-to-4 Decoder 74139가 Decoder와 Demultiplexer의 기능을 동시에 할 수 있음을 설명하시오. 이를 이용하여 기본 실험 (2)를 어떻게 결선할 수 있는지 설명하시오.
4. 실험 기기 및 부품
5. 주의 사항
6. 실험 과정 및 예상하는 이론적인 실험 결과
1) 기본 실험
2) 응용 실험
7. 참고 문헌
본문내용
1. 실험 목적
멀티플렉서(multiplexer)와 디멀티플렉서(demultiplexer)의 동작 원리 및 특성을 살펴본다.
2. 실험 이론
(1) 멀티플렉서
멀티플렉서란 여러 개의 데이터 입력을 적은 수의 채널이나 선들을 통하여 전송하는 전송기이다. 디지털 멀티플렉서는 많은 입력선들 중에서 하나를 선택하여 출력선에 연결하는 조합회로이다. 정상적인 경우 2n개의 입력선과 n개의 선택선으로 되고 n개의 선택선의 비트 조합에 따라서 입력 중 어느 하나가 선택된다. 멀티 플렉서는 많은 입력들 중 하나를 선택하여 선택된 입력선의 2진 정보를 출력선에 넘겨주기 때문에 데이터 선택기라고 함. 그림 4-1은 4-to-1 멀티플렉서의 회로도와 진리표이다.
멀티플렉서는 AND 게이트들과 인버터들은 디코더의 회로와 비슷하며, 실제로 입력 선택선들을 해독한다. 일반적으로 n×2n 디코더에서 각 디코더의 AND 게이트에 1개의 입력을 추가하여 전체적으로 디코더에 2n개의 입력선을 덧붙이고, 또 모든 AND 게이트들의 출력들을 1개의 OR게이트 입력에 적용하면 n×2n 디코더는 2n×1 멀티플렉서가 된다. 여기서도 n개의 선택선이 포함되어 있음을 의미한다. 멀티플렉서의 크기는 입력선과 출력선의 개수에 의해 결정되며 또 멀티플렉서는 n개의 선택을 가지고 있다. 멀티플렉서는 약자로 MUX라고 표현한다. 멀티플렉서 IC들도 디코더처럼 회로 동작을 제어하는 인에이블 입력을 가질 수 있다. 인에이블 입력이 인에이블 상태일 때만 회로가 정성적인 멀티플렉서 역할을 한다. 인에이블 입력은 2개 이상의 멀티플렉서IC를 확정하여 많은 입력들을 가지는 디지털멀티플렉서로 만드는데 사용할 수 있다. 2개이상의 MUX들이 1개의 IC내에 포함될 수 있다. 이때 선택선과 인에이블 입력들은 모두 다중 멀티플렉서 장치 IC들에 공통으로 들어가 있다.
참고 자료
https://m.blog.naver.com/PostView.nhn?blogId=lagrange0115&logNo=220716574603&proxyReferer=https%3A%2F%2Fwww.google.com%2F
http://ebook.chungpaemt.co.kr/AReS_EO_HTML/HTMLContents/part15/experiment15_3_ko.html
http://princess.kongju.ac.kr/digitalmain/dvlec/textbook/chap04/digital04_3.htm