A+받은 에미터 공통 증폭기회로(common emiter) 예비레포트
- 최초 등록일
- 2023.06.23
- 최종 저작일
- 2023.06
- 12페이지/ 어도비 PDF
- 가격 1,000원
목차
1. 실험목적
2. 실험 이론
1) 에미터 공통 증폭기회로 전류이득
2) 에미터 공통 증폭기 바이어스 및 전압이득
3) 에미터 공통 증폭기 임피던스, 전력 및 위상관계
3. 실험 장비
4. 실험 방법
[실험 1 : 에미터 공통 증폭기회로 전류이득]
[실험 2 : 에미터 공통 증폭기 바이어스 및 전압이득]
[실험 3 : 에미터 공통 증폭기 임피던스, 전력 및 위상관계]
5. 예상 결과
[실험 1 : 에미터 공통 증폭기회로 전류이득]
[실험 2 : 에미터 공통 증폭기 바이어스 및 전압이득]
[실험 3 : 에미터 공통 증폭기 임피던스, 전력 및 위상관계]
본문내용
1. 실험목적
- 아래의 과정을 통해 에미터 공통 증폭기회로의 동작을 이해한다. 1) 베이스 전류()에 따른 콜렉터 전류()의 변화를 측정한다. 2) 전류이득 를 결정한다. 3) 증폭기회로를 소신호 증폭기로 사용하여 소신호 전압이득을 측정한다. 4) 에미터 바이패스 커패시터의 증폭기 이득에 대한 영향을 분석한다. 5) 입력, 출력 임피던스, 전력이득 및 입출력전압의 위상 변화를 관찰한다,
2. 실험 이론
1) 에미터 공통 증폭기회로 전류이득
에미터, 베이스, 콜렉터의 총 세 개의 단자를 갖는 트랜지스터는 아래 그림 1과 같이 세가지의 방법으로 연결할 수 있다. 각 회로에서 하나의 단자가 입력과 출력에 공통으로 연결되어 있다. (a)는 에미터 공통, (b)는 베이스 공통, (c)는 콜렉터 공통 회로이다.
<중 략>
(3) 콜렉터 공통 회로
그림 1-(c)는 Emitter follower라고도 하며, 높은 입력 임피던스와 낮은 출력 임피던스를 갖는다. 콜렉터는 와 연결되며, 입력신호는 베이스 단자에 가해지고 출력은 에미터에서 얻을 수 있다. 낮은 출력 임피던스로 인해 높은 전류 및 전력이득을 갖고, 전압이득은 항상 1보다 작다. Emitter Follower라는 명칭은 입력신호의 증분에 따라 출력신호가 증가하는 특성을 나타낸 것이다. 이때, 입력과 출력의 위상은 항상 차이를 갖는다. 2) 에미터 공통 증폭기 바이어스 및 전압이득
(1) 소신호 증폭기로 동작하는 에미터 공통 증폭기
에미터 공통 회로에서의 트랜지스터 전류이득 는 다음과 같다.
참고 자료
대학전자회로실험 / 교문사 / 신인철