(A+/이론/예상결과/고찰) 아주대 전자회로실험 설계수정제안서2
- 최초 등록일
- 2021.10.24
- 최종 저작일
- 2015.04
- 5페이지/ 한컴오피스
- 가격 1,500원
목차
1. CMOS 증폭단 설계
1) 사용 부품
2) 설계 사양
3) 작동 원리
4) 설계 과정 및 예상 결과
5) 이전 설계와 비교
6) 참고문헌
본문내용
1) 사용 부품
1) CD4007 : CMOS Array ICs (3개)
2) Capacitor : 0.1uF (2개)
3) Resistors : 100Ω ~ 10kΩ, 10MΩ (2개)
③ 증폭단 (Output Stage)
입력신호를 증폭하여 출력시키기 위한 기기로, 전기신호인 경우에는 주로 트랜지스터인 MOSFET이나 BJT로 된 증폭기를 사용한다. 입력신호에 따라 직류 증폭기 ∙ 교류 증폭기 ∙ 전압 증폭기∙전하 증폭기∙전력 증폭기로 나눌 수 있고 입력신호의 크기에 따라 전치 증폭기 ∙ 주 증폭기로 나눌 수 있으며 주파수 대역에 따라 저주파 증폭기∙고주파 증폭기∙펄스 증폭기 또 증폭 특성에 따라 선형증폭기 ∙ 대수증폭기 등으로 나눌 수 있다. 증폭의 원리에는 진공관 · 바이폴라 트랜지스터 · 전기장효과 트랜지스터(FET) 등의 밸브 작용, 에사키 다이오드의 음저항 작용, 버랙터 다이오드(varactor diode) 등의 파라메트릭 증폭작용의 3가지가 있다. 증폭기의 대부분은 밸브작용에 의한 것이며, 바이폴러 트랜지스터나 기타의 회로부품을 사방 수mm의 실리콘 소편으로 형성한 집적회로가 주류를 이룬다.
* Common source amplifier
CS amp는 source 단자를 ground에 묶어 놓은 amplifier로서 입력은 gate, 출력은 drain에 연결된다. 보통 이 회로에는 3 개의 capacitor가 추가적으로 붙는다.
참고 자료
Behzad Razavi,『Fundamentals of Microelectronics』, WILEY.
박예슬,『설계2. CMOS 증폭단 설계 』, PDF file.
네이버 지식백과 전자용어사전