(A+/이론/예상결과/고찰) 아주대 전자회로실험 예비보고서2
- 최초 등록일
- 2021.10.24
- 최종 저작일
- 2015.04
- 6페이지/ 한컴오피스
- 가격 1,500원
목차
1. 전류-전압회로
1) 실험목적
2) 실험이론
3) 실험기기
4) 실험과정 및 예상 결과
5) 참고문헌
본문내용
1) 실험목적
1. 전압-전류 변환기, 전류-전압 변환기, 전류 증폭기에 대해 알아본다.
2. 각 변환기와 증폭기의 작동을 실험을 통해 확인한다.
3. 전자회로를 설계할 수 있는 역량을 키운다.
2) 실험이론
1. 전압 증폭기
- 오른쪽 그림은 전압 증폭기 회로이다. 입력 임피던스가 무한대이므로 입력전압을 완전히 받을 수 있다. 출력 임피던스가 0이므로 op-amp 내에서의 전압강하 없이 출력전압을 모두 전달할 수 있게 된다. op-amp의 (-)단자에도 전압이 생기고 에 흐르는 전류는 이고 입력 임피던스가 무한대이므로 이 전류는 에서 흘러 들어오는 것이다. 따라서 가 되고 전압이득 = 가 된다. 따라서 부하저항은 출력전압에 관계없다.
- 이상적인 전압 증폭기가 되기 위한 조건
1) 이득은 일정하며 입력 임피던스는 값을 가진다.
2) 출력 임피던스가 0일 경우 증폭기는 전압 이득이 감소 없이 작은 저항 부하를 작동 시킬 수 있다.
2. 전압-전류 변환기
- 오른쪽 그림은 전압-전류 변환기 회로이다. 이상적으로는 입, 출력 임피던스가 무한대이다. 입력 임피던스가 무한대이므로 입력전압을 손실 없기 받을 수 있고 출력 임피던스가 무한대이므로 로드저항과는 관련없는 출력전류를 만들어 낼 수 있다. 따라서 이 회로는 전류원처럼 작동한다. 회로에서 (-)단자에 전압이 발생하고 따라서 R로 흐르는 전류는 이라고 할 수 있다. 입력 임피던스가 무한대이므로 이 전류는 op-amp의 출력 단에서부터 흐르게 된다.
참고 자료
Behzad Razavi.『Fundamentals of Microelectronics』, WILEY.
박예슬.『실험2. 전류-전압 변환회로 』, PDF file.
네이버 지식백과 전자용어사전