[예비] 설계실습 6. Common Emitter Amplifier 설계 (중앙대/전자회로설계실습)
- 최초 등록일
- 2021.03.09
- 최종 저작일
- 2020.04
- 7페이지/ 어도비 PDF
- 가격 1,000원
* 본 문서는 PDF문서형식으로 복사 및 편집이 불가합니다.
소개글
"[예비] 설계실습 6. Common Emitter Amplifier 설계 (중앙대/전자회로설계실습)"에 대한 내용입니다.
목차
1. 목적
2. 준비물및유의사항
3. 설계실습계획서
본문내용
1. 목적
Rsig =500, RL =5kfl, VCC =12V인경우, (3=100인 NPNBJT를 사용하여 Rin이 k幻단위이고 amplifier
gain(uo八iin)이 -100V/V이며 emitter 저항 사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평
가한다.
2. 준비물 및 유의사항
Function Generator Oscilloscope(2channel) 1 대
DC Power Supply(2channel) 1 대
DMM 1 대
NPN Transistor
2N3904 TO-92(Fairchild) 2개
Variable Resistor 가변저항 100kfl5개
Variable Resistor 가변저항 500 Q 2개
Capacitor 10 uF 3^H
3. 설계실습 계획서
3.1 Emitter 저항을 삽입한 Common Emitter Amplifier 설계
* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.
위 회로와 같이 emitter저항을 사용한 Common Emitter Amplifier에서 Rsig =500,RL =5kQ,VCC =12V
인경우, 3=100인BJT를사용하여 Rin이 kO단위이고 amplifier gain(uo八jin)이 -100 V/V인 증폭기를 설계
하려한다.
(A) Early effect를 무시하고 이론부의 overall voltage gain(uo/usig) Gv에 대한 식으로부터 출발하여 부
하저항 하에 최대전력이 전달되도록 Rc를 결정하라.
&에 최대 전력이 전달되기 위해서는 Rc =Rl =5kQ 으로 설정한다.
(B) 화m을 구하라.
Av = -gm(Rc\\^ = -100 이므로 gm = 0.04 = 40mA/V 이다.
참고 자료
없음